搜索结果

找到约 2,159 项符合 软核 的查询结果

系统设计方案 本文介绍了一种基于NIOS II软核处理器实现对LCD-LQ057Q3DC02控制的新方法。在设计中利用FPGA的Altera的SOPC Builder定制NIOS II软核处理器及其与显示功能相关的

本文介绍了一种基于NIOS II软核处理器实现对LCD-LQ057Q3DC02控制的新方法。在设计中利用FPGA的Altera的SOPC Builder定制NIOS II软核处理器及其与显示功能相关的“软” 硬件模块来协同实现显示控制的软硬件设计。利用SOPC技术,将NIOS II CPU和LCD控制器放在同一片FPGA中,解决了通常情况下必须使用LCD 控制专用芯片才能解决 ...
https://www.eeworm.com/dl/678/486701.html
下载: 48
查看: 1114

其他书籍 FPGA上实现软核CPU,Nios上的函数说明详解,希望对大家有用。

FPGA上实现软核CPU,Nios上的函数说明详解,希望对大家有用。
https://www.eeworm.com/dl/542/493854.html
下载: 20
查看: 1179

技术资料 8051软核处理器设计实战

使用Verilog语言从系统的角度编写8051软核,是学习Verilog语言的重要的资料。
https://www.eeworm.com/dl/828451.html
下载: 6
查看: 9453

学术论文 基于FPGA的GPIB控制器的IP核设计.rar

当前,片上系统(SOC)已成为系统实现的主流技术。流片风险与费用增加、上市时间压力加大、产品功能愈加复杂等因素使得SOC产业逐渐划分为IP提供者、SOC设计服务者和芯片集成者三个层次。SOC设计已走向基于IP集成的平台设计阶段,经过严格验证质量可靠的IP核成为SOC产业中的重要一环。 GPIB控制器芯片是组建自动测试系统的核心 ...
https://www.eeworm.com/dl/514/9292.html
下载: 180
查看: 1111

学术论文 基于FPGA的多通道DMA控制器的IP核设计.rar

当前,随着电子技术的飞速发展,智能化系统中需要传输的数据量日益增大,要求数据传送的速度也越来越快,传统的数据传输方式已无法满足目前的要求。在此前提下,采用高速数据传输技术成为必然,DMA(直接存储器访问)技术就是较理想的解决方案之一,能够满足信息处理实时性和准确性的要求。 本文以EDA工具、硬件描述语言和可 ...
https://www.eeworm.com/dl/514/9348.html
下载: 65
查看: 1104

学术论文 基于FPGA的GPIB控制器的IP核设计

当前,片上系统(SOC)已成为系统实现的主流技术。流片风险与费用增加、上市时间压力加大、产品功能愈加复杂等因素使得SOC产业逐渐划分为IP提供者、SOC设计服务者和芯片集成者三个层次。SOC设计已走向基于IP集成的平台设计阶段,经过严格验证质量可靠的IP核成为SOC产业中的重要一环。 GPIB控制器芯片是组建自动测试系统的核心 ...
https://www.eeworm.com/dl/514/12423.html
下载: 54
查看: 1084

教程资料 基于FPGA的DDS IP核设计方案

以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片 ...
https://www.eeworm.com/dl/fpga/doc/32544.html
下载: 103
查看: 1137

嵌入式综合 基于NiosII多核智能交通车载终端的设计

利用NiosII多核处理器,提出了基于Internet的实时路况查询系统和智能车载终端。通过配置双NiosII软核,改善了MCU处理速度不高、外设资源有限、接口配置繁琐、硬件设计和软件设计编程复杂等问题,将大量控制以及对多种外设访问的工作进行了合理分配。既具有普通导航设备的方便实用性,又能通过无线通讯及Internet与后台服务 ...
https://www.eeworm.com/dl/566/34894.html
下载: 86
查看: 1034

可编程逻辑 基于FPGA的DDS IP核设计方案

以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片 ...
https://www.eeworm.com/dl/kbcluoji/39964.html
下载: 185
查看: 1085

VHDL/FPGA/Verilog 对ARM核的VHDL描述

对ARM核的VHDL描述,相当于一个ARM的软核
https://www.eeworm.com/dl/663/376305.html
下载: 190
查看: 1029