搜索结果

找到约 3,574 项符合 软核 的查询结果

按分类筛选

显示更多分类

技术资料 fpga的千兆以太网接口设计及其应用

本文介绍了一种基于FPGA完成千兆网接口设计的方法。利用FPGA完成网络数据处理并建立SOPC系统对网络传输进行控制,从而完成数据的网络传输。文中首先介绍了以太网的基础理论以及设计中需要涉及的IP软核和PHY芯片知识。然后在此基础上按照模块化设计的思想,基于SOPC系统完成了一个通用的千兆网接口设计。最后,对该千兆网设 ...
https://www.eeworm.com/dl/841622.html
下载: 3
查看: 883

单片机编程 ARM单片机启动代码研究

摘要:在32位ARM核单片机嵌入式系统的开发中,为了保证系统能正常独立运行,用户必须编写自己的启动程序。以飞利浦公司的LPC2210单片机为例,在ADSl.2集成开发环境中,介绍了启动程序的编写过程。该启动程序在EasyARM2200开发板运行成功。关键词:单片机;启动代码;嵌入式系统 ...
https://www.eeworm.com/dl/502/29637.html
下载: 123
查看: 1136

技术资料 基于 DS P的纺织横机变频器设计

设计 了以 TMS 3 2 0 LF 2 4 0 1 A DS P为 控制核 心 的变频 ,以满足全 自动计算机纺织横机控制系统对 电动机运行 态快速、平滑切 换 的要 求。详 细介绍 了硬 件设 计 以及 WM 调制和 电流连续 切换算法 流程。实 际运行结 果表 ,该设计能满足全自动纺织横机对变频器的要求。 ...
https://www.eeworm.com/dl/920425.html
下载: 8
查看: 7892

技术资料 实现USB在应用中编程

基于芯片固化的Bootloader基础上,研究USB在IAP编程中应用的方法,分析Cortex2-M3核的存储器组织结构及启动模式、配置和访问机制,IAP实现的机理,给出了通过USB接口实现IAP的步骤和编程要点,下载的保障机理,并对IAP下载的应用程序编写和实现进行说明。相对串口下载,系统数据下载速度极大改善,提高下载效率 ...
https://www.eeworm.com/dl/925933.html
下载: 8
查看: 1799

技术资料 嵌入式ARM 计算机主板

飞旭PAM9100A-VER1.9 计算机板是由北京飞旭科技有限公司设计开发,主处理器基于Atmel 公司的 AT91RM9200 ARM 处理器。AT91RM9200 内嵌ARM920T 核,带有全性能的 MMU,具有高性能、低功耗、低成本、小体积等优点,广泛地应用在各种嵌入式系统中,如通信、军事、航空、航天、工业控制、交通等领域。 ...
https://www.eeworm.com/dl/930750.html
下载: 10
查看: 5600

技术资料 基于ARM和DSP的语音通讯系统设计

· 摘要:  为解决强背景噪声下的语音通信问题,设计了基于ARM核处理器的硬件控制平台和以DSP为核心的语音处理系统,采用嵌入式以太网完成实时语音和指令数据的传输;在uClinux嵌入式操作系统下开发了外部设备的驱动程序和网络应用程序,系统在实际应用中满足了语音实时通讯要求.   ...
https://www.eeworm.com/dl/950146.html
下载: 7
查看: 3200

技术资料 点焊知识

通常是根据工件的材料和厚度,参考该种材料的焊接条件表选取。首先确定电极的端面形状和尺寸。其次初步选定电极压力和焊接时间,然后调节焊接电流,以不同的电流焊接式样。经检验熔核直径符合要求后,再在适当的范围内调节电极压力,焊接时间和电流,进行试样的焊接和检验,直到焊点质量完全符合技术条件所 ...
https://www.eeworm.com/dl/967416.html
下载: 3
查看: 5747

技术资料 VHDL语言特性分析

VHDL 语言特性分析 简单概述了VHDL 语言的并行语句和顺序语句,描述了其种类和特点。给出了一段同步整形电路的代码,结合用 Quartus II 仿真得到的波形图,详细地分析了代码的执行过程。通过分析这段代码,可以了解用VHDL 语言设计时序电路的最核 心的语句——进程的用法,以及利用信号的赋值实现多个进程间通信的方法。 ...
https://www.eeworm.com/dl/996840.html
下载: 2
查看: 41

学术论文 可重构FPGA通讯纠错进化电路及其实现

ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬 ...
https://www.eeworm.com/dl/514/12023.html
下载: 68
查看: 1258

技术资料 可重构FPGA通讯纠错进化电路及其实现

ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬 ...
https://www.eeworm.com/dl/913421.html
下载: 5
查看: 9128