搜索结果

找到约 2,139 项符合 软判决 的查询结果

按分类筛选

显示更多分类

技术资料 基于SVC的空域增强层帧级错误掩盖算法

基于SVC空域增强层宏块编码模式的特点,提出一种增强层帧级错误掩盖算法,综合利用层间预测信息和时域直接模式TD下的运动信息,预测丢失帧中的宏块是否采用TD模式编码运动信息。对于符合判决条件的宏块,使用
https://www.eeworm.com/dl/917840.html
下载: 9
查看: 6082

技术资料 磁芯参数计算软件

用于计算软磁铁氧体磁芯的各类参数,包含磁芯有效参数,磁芯材质参数等,是电磁元件工程师必备软件。
https://www.eeworm.com/dl/871905.html
下载: 5
查看: 7022

技术资料 单片开关电源系列之四

介绍 了新型单片开关 电源保护 电路的分类 重点 阐述 了输出过压保护 电路 输入欠压保护和软启 动 电路的设计。
https://www.eeworm.com/dl/951606.html
下载: 4
查看: 7688

技术资料 有源箝位交错并联Boost

采用原边并联/副边并联的交错结构,提出了一种新型的隔离型有源箝位交错并联Boost 软开关变换器
https://www.eeworm.com/dl/958863.html
下载: 5
查看: 6526

技术资料 交错并联双管正激

提出一种新型的交错并联双管正激零电压零电流软开关脉宽调制(pulse width modulation,PWM) DC-DC 变换器
https://www.eeworm.com/dl/960509.html
下载: 5
查看: 1613

学术论文 维特比译码的FPGA实现

卷积编码是深空通信系统和无线通信系统中常用的一种编码方式。Viterbi码算法是卷积码的一种最大似然译码算法,它按照最大似然译码准则,在网格图上找出一条最大似然路径来得到译码结果。本设计的主要内容是3比特软判决Viterbi译码器的FPGA实现,设计是采用硬件VHDL语言来完成,并在ModelSim和Quartus Ⅱ软件环境下进行编译 ...
https://www.eeworm.com/dl/514/9981.html
下载: 68
查看: 1125

技术资料 维特比译码的FPGA实现

卷积编码是深空通信系统和无线通信系统中常用的一种编码方式。Viterbi码算法是卷积码的一种最大似然译码算法,它按照最大似然译码准则,在网格图上找出一条最大似然路径来得到译码结果。本设计的主要内容是3比特软判决Viterbi译码器的FPGA实现,设计是采用硬件VHDL语言来完成,并在ModelSim和Quartus Ⅱ软件环境下进行编译 ...
https://www.eeworm.com/dl/901481.html
下载: 2
查看: 7545

学术论文 基于FPGA的卷积编码和维特比译码的研究与实现.rar

在数字通信中,采用差错控制技术(纠错码)是提高信号传输可靠性的有效手段,并发挥着越来越重要的作用。纠错码主要有分组码和卷积码两种。在码率和编码器复杂程度相同的情况下,卷积码的性能优于分组码。 卷积码的译码方法主要有代数译码和概率译码。代数译码是基于码的代数结构;而概率译码不仅基于码的代数结构,还利用了 ...
https://www.eeworm.com/dl/514/9413.html
下载: 166
查看: 1166

学术论文 基于FPGA的卷积编码和维特比译码

在数字通信中,采用差错控制技术(纠错码)是提高信号传输可靠性的有效手段,并发挥着越来越重要的作用。纠错码主要有分组码和卷积码两种。在码率和编码器复杂程度相同的情况下,卷积码的性能优于分组码。 卷积码的译码方法主要有代数译码和概率译码。代数译码是基于码的代数结构;而概率译码不仅基于码的代数结构,还利用了 ...
https://www.eeworm.com/dl/514/12777.html
下载: 137
查看: 1120

技术资料 基于FPGA的卷积编码和维特比译码的研究与实现.rar

在数字通信中,采用差错控制技术(纠错码)是提高信号传输可靠性的有效手段,并发挥着越来越重要的作用。纠错码主要有分组码和卷积码两种。在码率和编码器复杂程度相同的情况下,卷积码的性能优于分组码。 卷积码的译码方法主要有代数译码和概率译码。代数译码是基于码的代数结构;而概率译码不仅基于码的代数结构,还利用了 ...
https://www.eeworm.com/dl/897438.html
下载: 6
查看: 3365