搜索结果

找到约 16,792 项符合 转换模块 的查询结果

DSP编程 基于DSP和CPLD的液晶模块的设计

本文介绍了一种基于DSP TMS320F2812和CPLD EPM7128SQC100的液晶模块的设计与实 现方法。将CPLD作为DSP与液晶模块之间连接的桥梁,解决了快速处理器DSP与慢速外设液晶模块的匹配问题,给出了硬件接口电路以及相关的程序设计,并在实际应用系统中成功运行。 ...
https://www.eeworm.com/dl/516/32029.html
下载: 153
查看: 1062

DSP编程 数字信号处理选择指南pdf

德州仪器 (TI) 处理器几乎能满足您所能想到的各种应用需求。我们阵营强大的处理器系列拥有各种价位、性能及功耗的产品可供选择,能满足几乎任何数字电子设计的要求。利用 TI 广博的系统专业知识、针对外设设计的全方位支持以及随时可方便获得的全套软件与配套模拟组件,您能够实现无穷无尽的设计方案。德州仪器 2008 年第二 ...
https://www.eeworm.com/dl/516/32035.html
下载: 183
查看: 1097

教程资料 传统时序分析器TAN到基于SDC的Timequest时序分析器转换

03_传统时序分析器TAN到基于SDC的Timequest时序分析器转换
https://www.eeworm.com/dl/fpga/doc/32212.html
下载: 57
查看: 1036

教程资料 使用LabVIEW FPGA模块设计IP核

对于利用LabVIEW FPGA实现RIO目标平台上的定制硬件的工程师与开发人员,他们可以很容易地利用所推荐的组件设计构建适合其应用的、可复用且可扩展的代码模块。基于已经验证的设计进行代码模块开发,将使现有IP在未来应用中得到更好的复用,也可以使在不同开发人员和内部组织之间进行共享和交换的代码更好服用 ...
https://www.eeworm.com/dl/fpga/doc/32241.html
下载: 115
查看: 1067

教程资料 基于FPGA的视频图像画面分割器的设计

  系统结构如 图 1所示 , 从 系统 结 构图可 以看 出 , 系统主要包括视频信 号输入模块 , 视频信号处 理模 块和视频信号输出模块等 3个部分组成。各个模块主要功能为: 视频输入模块 将 采 集 的 多路 视 频 信 号 转 换成 数 字 信 号 送 到F P GA; 视频处理模块主要有F P GA 完成 ,根据 需要 对输入 的数字视频 ...
https://www.eeworm.com/dl/fpga/doc/32273.html
下载: 108
查看: 1059

教程资料 基于Arria V和Cyclone V精度可调DSP模块的高性能DSP应用与实现

     本文是基于Arria V和Cyclone V精度可调DSP模块的高性能DSP应用与实现(英文资料)
https://www.eeworm.com/dl/fpga/doc/32369.html
下载: 56
查看: 1111

教程资料 基于FPGA的实时视频信号处理平台的设计

提出一种基于FPGA的实时视频信号处理平台的设计方法,该系统接收低帧率数字YCbCr 视频信号,对接收的视频信号进行格式和彩色空间转换、像素和,利用片外SDRAM存储器作为帧缓存且通过时序控制器进行帧率提高,最后通过VGA控制模块对图像信号进行像素放大并在VGA显示器上实时显示。整个设计使用Verilog HDL语言实现,采用Alte ...
https://www.eeworm.com/dl/fpga/doc/32411.html
下载: 53
查看: 1092

教程资料 Verilog_HDL的故事之模块的沟通

Verilog_HDL的故事4_之_模块的沟通
https://www.eeworm.com/dl/fpga/doc/32481.html
下载: 32
查看: 1057

教程资料 基于FPGA的BayerCCD相机彩色自动白平衡设计

针对物体在不同色温光源照射下呈现偏色的现象,用FPGA实现对Bayer CCD数字相机的自动白平衡处理。根据CFA(Color Filter Array)的分布特点,利用双端口RAM(DPRAM),实现了颜色插值与色彩空间转换。在FPGA上设计了自动白平衡的三大电路模块:色温估计、增益计算和色温校正,并连接形成一个负反馈回路,然后结合EDA设计的特点 ...
https://www.eeworm.com/dl/fpga/doc/32662.html
下载: 127
查看: 1032

教程资料 基于FPGA 的低成本长距离高速传输系统的设计与实现

为解决目前高速信号处理中的数据传输速度瓶颈以及传输距离的问题,设计并实现了一种基于FPGA 的高速数据传输系统,本系统借助Altera Cyclone III FPGA 的LVDS I/O 通道产生LVDS 信号,稳定地完成了数据的高速、远距离传输。系统所需的8B/10B 编解码、数据时钟恢复(CDR)、串/并行转换电路、误码率计算模块均在FPGA 内利用VHD ...
https://www.eeworm.com/dl/fpga/doc/32681.html
下载: 35
查看: 1031