搜索结果
找到约 15,532 项符合
超前进位加法器 的查询结果
按分类筛选
其他 1. 课程设计的任务 本次课程设计的任务是实现一个算术逻辑运算单元
1. 课程设计的任务
本次课程设计的任务是实现一个算术逻辑运算单元,使之能够完成不带进位位算术、逻辑八位二进制数的运算。由具有扩展能力强,结构简单清晰,连线方便快捷的总线结构作为系统结构。系统测试采用在系统的每个总线上设置测试孔。采用闪存存储数据,系统可以通过监测模块来修改和控制微程序的运行。
采用若干 ...
VHDL/FPGA/Verilog 一个数码管显示的测试程序
一个数码管显示的测试程序,内含加法器、减法器,4-7译码器,计数器等。
单片机开发 在一段时间内
在一段时间内,如果用户没有进行按键操作,系统将进入“睡眠”--低功耗状态
* 用户按键后,系统从低功耗状态转到正常的工作状态
* 在非低功耗状态下,程序接收键盘按键执行加法器操作(因为键盘和LCD限制不能实现复杂
* 的功能,如乘法、减法、除法等) ...
操作系统开发 《编码的奥秘》作者 Charles Petzolel 译者 伍卫国 王室政 等译 本书用大量的篇幅讲述了与计算机原理相关的条种编码方法
《编码的奥秘》作者 Charles Petzolel
译者 伍卫国 王室政 等译
本书用大量的篇幅讲述了与计算机原理相关的条种编码方法,并通过数字逻辑电路(包括逻辑与开关,逻辑门电路与触发器,二进制加法器等)以及存储器、微处理器的形式、组织及发展阐述了编码的实现。此外,本书还涉及到计算机系统、操作系统、编程语言等的产生及 ...
其他书籍 本书用大量的篇幅讲述了与计算机原理相关的条种编码方法
本书用大量的篇幅讲述了与计算机原理相关的条种编码方法,
并通过数字逻辑电路(包括逻辑与开关,逻辑门电路与触发器,
二进制加法器等)以及存储器、微处理器的形式、组织及发展阐述了编码的实现。
此外,本书还涉及到计算机系统、操作系统、编程语言等的产生及发展,
甚至对计算机图形化的相关技术也给了一个全面的描述。 ...
VHDL/FPGA/Verilog 数字钟的程序
数字钟的程序,功能说明如下所示:
1.完成秒/分/时的依次显示并正确计数;
2.秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位;
3.定时闹钟:实现整点报时,通过语音设备来实现具体的报时;
4.时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整
5.可以选择使用12进制计时或者24 ...
VHDL/FPGA/Verilog 本文件包括多路选择器器建模
本文件包括多路选择器器建模,译码器实验程序,加法器实验程序,比较器实验程序,计数器建模,I2C接口标准建模源码,串行接口RS232标准建模源码标准,LCM建模源码,时钟6分频源码,串并转化源码。
,对于硬件设计初学者来说有一定的参考价值。 ...