搜索结果

找到约 14,137 项符合 解码芯片 的查询结果

学术论文 H.264帧内预测算法优化及几个重要模块的FPGA实现

H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性 ...
https://www.eeworm.com/dl/514/11764.html
下载: 21
查看: 1074

学术论文 IEEE 802.11信道编解码及交织解交织的FPGA实现

随着纠错编码理论研究的不断深入,纠错码的实际应用越来越广泛。卷积码作为其中重要的一种,已被大多数通信系统所采用。(2,1,7)卷积码是一种短约束长度最佳码,编、译码器易于实现,且具有较强的纠错能力。 本文研究了IEEE 802.11协议中(2,1,7)卷积码编码、交织解交织及其软判决高速Viterbi译码的实现问题。 首先介绍了IEEE ...
https://www.eeworm.com/dl/514/11765.html
下载: 147
查看: 1106

学术论文 保密通信中RS编解码的FPGA实现

由于信道中存在干扰,数字信号在信道中传输的过程中会产生误码.为了提高通信质量,保证通信的正确性和可靠性,通常采用差错控制的方法来纠正传输过程中的错误.本文的目的就是研究如何通过差错控制的方法以提高通信质量,保证传输的正确性和可靠性.重点研究一种信道编解码的算法和逻辑电路的实现方法,并在硬件上验证,利用码流传 ...
https://www.eeworm.com/dl/514/11767.html
下载: 43
查看: 1059

学术论文 基于H.264的网络视频监控的FPGA实现研究

随着科学技术的发展与公共安全保障需求的提高,视频监控系统在工业生产、日常生活、警备与军事方面的应用越来越广泛。采用基于 FPGA 的SOPC技术、H.264压缩编码技术和网络传输控制技术实现网络视频监控系统,在稳定性、功能、成本与扩展性等方面都有着突出的优势,具有重要的学术意义与实用意义, 本课题所设计的网络视频 ...
https://www.eeworm.com/dl/514/11770.html
下载: 116
查看: 1061

学术论文 16QAM基带Modem的FPGA芯片设计

本文对16QAM基带Modem的FPGA芯片设计进行了研究与论述.首先介绍了16QAM调制的原理和16QAM基带Modem的FPGA芯片总体设计,以及一些FPGA设计的基本原则.接着介绍了高性能滤波器的FPGA设计方法,并采用多相结构滤波器和分布式算法(DA)设计了发送端平方根升余弦滚降滤波器.然后介绍了自适应盲均衡器的设计,该均衡器是一个复数结构 ...
https://www.eeworm.com/dl/514/11777.html
下载: 100
查看: 1086

技术书籍 过零检测专用芯片

非常不错的过零检测芯片,DIP8封装,外围器件极少
https://www.eeworm.com/dl/537/11794.html
下载: 109
查看: 1229

技术书籍 NEC芯片资料79F8513

NEC芯片资料79F8513,芯片学习资料,共阅参考!
https://www.eeworm.com/dl/537/11817.html
下载: 186
查看: 1664

学术论文 OFDM系统中信道均衡的技术研究及基于FPGA的实现

最新的研究进展是OFDM的出现,并且在2000年出现了第一个采用此技术的无线标准(HYPERLAN-Ⅱ)。由于它与TDMA及CDMA相比能处理更高数据速率,因此可以预想在第四代系统中也将使用此技术。 宽带应用和高速率数据传输是OFDM调制/多址技术通信系统的重要特征之一。作者通过参与国家863计划项目“OFDM通信系统”一年以来的研发工作 ...
https://www.eeworm.com/dl/514/11837.html
下载: 149
查看: 1052

学术论文 FPGA芯片关键电路设计

现场可编程门阵列(FPGA)器件是能通过对其进行编程实现具有用户规定功能的电路,特别适合集成电路的新品开发和小批量ASIC电路的生产。近几年来,FPGA的发展非常迅速,但目前国内厂商所使用的FPGA芯片主要还是从国外进口,这种状况除了给生产厂家带来很大的成本压力以外,同时也影响到国家信息产业的保密和安全问题,因此在国 ...
https://www.eeworm.com/dl/514/11852.html
下载: 25
查看: 1040

学术论文 基于FPGA的JPEG图像压缩芯片设计

该文探讨了以FPGA(Field Programmable Gates Array)为平台,使用HDL(Hardware Description Language)语言设计并实现符合JPEG静态图象压缩算法基本模式标准的图象压缩芯片.在简要介绍JPEG基本模式标准和FPGA设计流程的基础上,针对JPEG基本模式硬件编码器传统结构的缺点,提出了一种新的改进结构.JPEG基本模式硬件编码器改进结 ...
https://www.eeworm.com/dl/514/11879.html
下载: 184
查看: 1072