搜索结果

找到约 25,066 项符合 蜂鸣器模块 的查询结果

学术论文 基于FPGA的Viterbi译码器设计与实现.rar

卷积码是广泛应用于卫星通信、无线通信等多种通信系统的信道编码方式。Viterbi算法是卷积码的最大似然译码算法,该算法译码性能好、速度快,并且硬件实现结构比较简单,是最佳的卷积码译码算法。随着可编程逻辑技术的不断发展,使用FPGA实现Viterbi译码器的设计方法逐渐成为主流。不同通信系统所选用的卷积码不同,因此设计 ...
https://www.eeworm.com/dl/514/9144.html
下载: 33
查看: 1100

学术论文 MPEG2视频解码器的FPGA设计.rar

MPEG-2是MPEG组织在1994年为了高级工业标准的图象质量以及更高的传输率所提出的视频编码标准,其优秀性使之成为过去十年应用最为广泛的标准,也是未来十年影响力最为广泛的标准之一。 本文以MPEG-2视频标准为研究内容,建立系统级设计方案,设计FPGA原型芯片,并在FPGA系统中验证视频解码芯片的功能。最后在0.18微米工艺下 ...
https://www.eeworm.com/dl/514/9189.html
下载: 168
查看: 1111

学术论文 MIMO-GMC系统中Turbo译码器的设计及FPGA实现

Turbo码是一类并行级联的系统卷积码,它是在综合级联码、最大后验概率(MAP)译码、软输入软输出及迭代译码等理论基础上的一种创新。Turbo码的基本原理是通过对编码器结构的巧妙设计,多个子码通过交织器隔离进行并行级联编码输出,增大了码距。译码器则以类似内燃机引擎废气反复利用的机理进行迭代译码以反复利用有效信息流 ...
https://www.eeworm.com/dl/514/10063.html
下载: 126
查看: 1121

嵌入式综合 IVT900 超高频模块(R2000)

远睿通IVT900超高频读写器模块,是一款符合EPC C1G2(ISO18000-6C)标准的工业级读写器,具有工作温度范围宽、读写性能卓越、超强的网络稳定性等特点,可广泛应用于制造及供应链、数字化仓储管理、商业零售、资产管理等领域。 产品特点: 1、 内置Impinj R2000芯片,充分发掘R2000芯片潜力; 2、 采用先进的抗干扰性和防碰撞 ...
https://www.eeworm.com/dl/566/35377.html
下载: 193
查看: 1032

微处理器开发 本软定时器模快所通过一个唯一的索引(即序号)来表识每一个软定时器

本软定时器模快所通过一个唯一的索引(即序号)来表识每一个软定时器,这个序号从0到MAX_SOFT_TIMER-1 ,最多为255个。要使用软定时器模块,首先需要让软定时器管理任务运行起来。软定时器管理任务的函数名称为SoftTimer,所以只需要Small RTOS的要求在Config.h的数组TaskFuction加上SoftTimer项即可。因为软定时器执行的任 ...
https://www.eeworm.com/dl/655/192057.html
下载: 23
查看: 1067

单片机开发 节能时控器用来定时控制生产设备工作的一种节能装置

节能时控器用来定时控制生产设备工作的一种节能装置,系统由数码管显示器,单片机,按键,锋鸣器,继电器构成,原码使用C语言,keilc编译器。
https://www.eeworm.com/dl/648/239947.html
下载: 171
查看: 1063

DSP编程 2407asm文件夹包括第8~13章的汇编语言代码及使用说明。有如下子文件夹: &#61548 第8章数字输入输出模块(led); &#61548 第8章数字输入输出模块(LED+KEY);

2407asm文件夹包括第8~13章的汇编语言代码及使用说明。有如下子文件夹: &#61548 第8章数字输入输出模块(led); &#61548 第8章数字输入输出模块(LED+KEY); &#61548 第9章事件管理器模块(PWM); &#61548 第9章事件管理器模块_捕捉(cap); &#61548 第9章事件管理器模块_定时器中断(Timer_INT); &#61548 第10章模数转 ...
https://www.eeworm.com/dl/516/242364.html
下载: 86
查看: 1066

DSP编程 2407asm文件夹包括第8~13章的汇编语言代码及使用说明。有如下子文件夹: &#61548 第8章数字输入输出模块(led); &#61548 第8章数字输入输出模块(LED+KEY);

2407asm文件夹包括第8~13章的汇编语言代码及使用说明。有如下子文件夹: &#61548 第8章数字输入输出模块(led); &#61548 第8章数字输入输出模块(LED+KEY); &#61548 第9章事件管理器模块(PWM); &#61548 第9章事件管理器模块_捕捉(cap); &#61548 第9章事件管理器模块_定时器中断(Timer_INT); &#61548 第10章模数转 ...
https://www.eeworm.com/dl/516/302622.html
下载: 178
查看: 1039

VHDL/FPGA/Verilog UART是一种广泛应用于短距离、低速、低成本通信的串行传输接口.由于常用UART芯片比较复杂且移植性差,提出一种采用可编程器件FPGA实现UART的方法, 实现了对UART的模块化设计.首先简要介绍U

UART是一种广泛应用于短距离、低速、低成本通信的串行传输接口.由于常用UART芯片比较复杂且移植性差,提出一种采用可编程器件FPGA实现UART的方法, 实现了对UART的模块化设计.首先简要介绍UART的基本特点,然后依据其系统组成设计顶层模块,再采用有限状态机设计接收器模块和发送器模块,所有功能的实现全部采用VHDL进行描述,并 ...
https://www.eeworm.com/dl/663/465701.html
下载: 28
查看: 1049

技术资料 VK1056B兼容TM1621D 取代TM1621 SOP24大量现货

产品型号:VK1056B VK1056C 产品品牌:VINTEK/元泰 封装形式:SOP24 SSOP24 产品年份:新年份 联 系 人:许先生   联系手机:18898582398 原厂直销,工程服务,技术支持,价格具有优势!   VK1056B概述: VK1056B 是 56 点、 内存映象和多功能的 LCD 驱动, VK1056B 的软件 ...
https://www.eeworm.com/dl/521339.html
查看: 42