搜索结果

找到约 14,015 项符合 芯片集成 的查询结果

教程资料 HDB3编解码器设计

HDB3(High Density Bipolar三阶高密度双极性)码是在AMI码的基础上改进的一种双极性归零码,它除具有AMI码功率谱中无直流分量,可进行差错自检等优点外,还克服了AMI码当信息中出现连“0”码时定时提取困难的缺点,而且HDB3码频谱能量主要集中在基波频率以下,占用频带较窄,是ITU-TG.703推荐的PCM基群、二次群和 ...
https://www.eeworm.com/dl/fpga/doc/32308.html
下载: 85
查看: 1031

教程资料 Altera 28nm FPGA芯片精彩剖析

电子发烧友网讯: Altera公司 28nm FPGA系列芯片共包括三大系列:Stratix V、Arria V与Cyclone V系列芯片。近日,Altera公司也正式宣布该三大系列芯片已全部开始量产出货。Altera公司凭借着其28nm FPGA芯片在性能和成本上的优势,未来的前景势必无法估量。通过本文对Altera公司 28nm FPGA系列芯片的基本性能、市场优势、型 ...
https://www.eeworm.com/dl/fpga/doc/32337.html
下载: 72
查看: 1070

教程资料 Arria V系列 FPGA芯片白皮书(英文)

  Arria V系列 FPGA芯片基本描述   (1)28nm FPGA,在成本、功耗和性能上达到均衡;   (2)包括低功耗6G和10G串行收发器;   (3)总功耗比6G Arria II FPGA低40%;   (4)丰富的硬核IP模块,提高了集成度   (5)目前市场上支持10.3125Gbps收发器技术、功耗最低的中端FPGA。 ...
https://www.eeworm.com/dl/fpga/doc/32367.html
下载: 153
查看: 1086

教程资料 全新赛灵思(Xilinx)FPGA 7系列芯片精彩剖析

    全新赛灵思(Xilinx)FPGA 7系列芯片精彩剖析:赛灵思的最新7系列FPGA芯片包括3个子系列,Artix-7、 Kintex-7和Virtex-7。在介绍芯片之前,先看看三个子系列芯片的介绍表,如下表1所示:   表1 全新Xilinx FPGA 7系列子系列介绍表   (1) Artix-7 FPGA系列——业界最低功耗和最低成本 ...
https://www.eeworm.com/dl/fpga/doc/32429.html
下载: 113
查看: 1112

教程资料 赛灵思FPGA芯片架构分析

赛灵思FPGA芯片论文,值得一看。
https://www.eeworm.com/dl/fpga/doc/32517.html
下载: 23
查看: 1090

教程资料 基于FPGA的全新数字化PCM中频解调器设计

为了对中频PCM信号进行直接解调,提出一种全新的数字化PCM中频解调器的设计方法。在实现过程中,采用大规模的FPGA芯片对位帧同步器进行了融合,便于设备的集成化和小型化。这种新型的中频解调器比传统的基带解调器具有硬件成本低和误码率低等优点。 ...
https://www.eeworm.com/dl/fpga/doc/32570.html
下载: 154
查看: 1041

教程资料 用FPGA实现RS485通信接口芯片

在点对多点主从通信系统中,需要合适的接口形式和通信协议实现主站与各从站的信息交换。RS -485 接口是适合这种需求的一种标准接口形式。当选择主从多点同步通信方式时,工作过程与帧格式符合HDLC/SDLC协议。介绍了采用VHDL 语言在FPGA 上实现的以HDLC/ SDLC 协议控制为基础的RS - 485 通信接口芯片。实验表明,这种接口芯片 ...
https://www.eeworm.com/dl/fpga/doc/32596.html
下载: 188
查看: 1228

教程资料 DC逻辑综合

芯片综合的过程:芯片的规格说明,芯片设计的划分,预布局,RTL 逻辑单元的综合,各逻辑单元的集成,测试,布局规划,布局布线,最终验证等步骤。设计流程与思想概述:一个设计从市场需求到实际应用需要运用工程的概念和方法加以实现,这需要工程人员遵循一定的规则按一定的设计步骤进行操作。 ...
https://www.eeworm.com/dl/fpga/doc/32630.html
下载: 34
查看: 1056

教程资料 扩频通信芯片STEL-2000A的FPGA实现

针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言 ...
https://www.eeworm.com/dl/fpga/doc/32653.html
下载: 41
查看: 1078

教程资料 LTE标准下Turbo码编译码器的集成设计

针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置 ...
https://www.eeworm.com/dl/fpga/doc/32661.html
下载: 43
查看: 1080