搜索结果
找到约 15,549 项符合
芯片性能 的查询结果
按分类筛选
- 全部分类
- 学术论文 (304)
- 技术资料 (131)
- 单片机编程 (76)
- 单片机开发 (20)
- 可编程逻辑 (19)
- VIP专区 (16)
- 嵌入式综合 (15)
- 电源技术 (12)
- 教程资料 (11)
- 模拟电子 (9)
- DSP编程 (8)
- 手册 (8)
- 其他 (7)
- PCB相关 (6)
- 嵌入式/单片机编程 (6)
- 微处理器开发 (5)
- 通信网络 (4)
- 无线通信 (4)
- 接口技术 (4)
- 系统设计方案 (3)
- 通讯/手机编程 (3)
- VHDL/FPGA/Verilog (3)
- 其他书籍 (3)
- 其他嵌入式/单片机内容 (3)
- 行业应用文档 (2)
- 其他文档 (2)
- 技术书籍 (2)
- 传感与控制 (2)
- 测试测量 (2)
- 其他 (2)
- RFID编程 (2)
- 文件格式 (2)
- 经验 (2)
- 单片机相关 (1)
- 技术教程 (1)
- Proe教程 (1)
- ARM (1)
- 教程资料 (1)
- 开发工具 (1)
- 工控技术 (1)
- 设计相关 (1)
- 驱动编程 (1)
- 电子书籍 (1)
- matlab例程 (1)
- 文章/文档 (1)
- 嵌入式Linux (1)
- 编辑器/阅读器 (1)
- 软件设计/软件工程 (1)
- 开关电源 (1)
- 论文 (1)
- 应用设计 (1)
学术论文 RS编译码的FPGA实现
RS(Reed-Solomon)码是差错控制领域中一类重要的线性分组码,由于其出众的纠错能力,被广泛地应用于各种差错控制系统中,以满足对数据传输通道可靠性的要求。 本文主要研究RS码的编译码方法以及基于FPGA(Field Programmable Gate Array)的RS码的实现方法。对所设计的编码译码器的主要性能指标进行了仿真及实际功能测试,并给 ...
学术论文 高速Viterbi译码器的FPGA实现
本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论上约提升一倍。加一比一选单元是Viterbi译码器最主要的瓶颈所在 ...
学术论文 基于FPGA的信道均衡器的设计与实现
在无线通信系统中,信号在传输过程中由于多径效应和信道带宽的有限性以及信道特性的不完善性导致不可避免地产生码间串扰(Intersymbol Interference).为了克服码间串扰所带来的信号畸变,则必须在接收端增加均衡器,以补偿信道特性,正确恢复发送序列.盲均衡器由于不需要训练序列,仅利用接收信号的统计特性就能对信道特性进行均 ...
学术论文 基于FPGA技术的高性能AES_CBC算法的实现研究
AES是美国于2000年10月份确立的高级加密标准,该标准的反馈链路模式AESCBC加密算法,用于在IPSec中替代DESCBC和3DESCBC。 加密是安全数据网络的关键,要保证在公众网上传输的信息不被窃取和偷听,必须对数据进行加密。在不影响网络性能的前提下,快速实现数据加密/解密,对于开发高性能的安全路由器、安全网关等对数据处理 ...
学术论文 基于FPGA技术的星载高速复接器设计
随着空间科学任务的增加,需要处理的空间科学数据量激增,要求建立一个高速的空间数据连接网络.高速复接器作为空间飞行器星上网络的关键设备,其性能对整个空间数据网络的性能起着重要影响.该文阐述了利用先入先出存储器FIFO进行异步速率调整,应用VHDL语言和可编程门阵列FPGA技术,对多个信号源数据进行数据打包、信道选通调度 ...
学术论文 (2,1,9)软判决Viterbi译码器的设计与FPGA实现
卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积码的基本概念,阐述了Viterbi算法的原理, ...
学术论文 卷积码在CDMA2000中的应用及其译码器FPGA实现
数字信息在有噪声的信道中传输时,受到噪声的影响,误码总是不可避免的。根据香农信息理论,只要使Es/N0足够大,就可以达到任意小的误码率。采用差错控制编码,即信道编码技术,可以在一定的Es/N0条件下有效地降低误码率。按照对信息元处理方式不同,信道编码分为分组码与卷积码两类。卷积码的k0和n0较小,实现最佳译码与准 ...
学术论文 基于ARMFPGA的高速信号采集与存储系统设计
在图像处理、航空航天、遥感测量、现代电子测试等很多领域,要求测试仪器设备能及时保存原始测试数据,用于事后数据分析和处理。同时前端探测器性能的提高,对于各种系统存储容量、体积、造价、稳定性等都提出了更高的要求。因此研制性能可靠、体积小、低成本的数据存储系统是十分必要的。 本文提出基于ARM嵌入式处理器+FPG ...
学术论文 软件无线电调制解调系统的研究及其FPGA实现
软件无线电是二十世纪九十年代提出的一种实现无线通信的体系结构,被认为是继模拟通信、数字通信之后的第三代无线电通信技术。它的中心思想是:构造一个开放性、标准化、模块化的通用硬件平台,并使宽带模数和数模转换器尽可能靠近天线,从而将各种功能,如工作频段、调制解调类型、数据格式、加密模式、通信协议等用软件来 ...
学术论文 数字图像监控系统解码芯片的设计及其FPGA实现
该文就多媒体信息的主体之一-图像信号的压缩和解压进行了分析,并结合实际课题所设计的数字图像监控系统对其中的图像解码过程进行了软硬件的实现.首先我们在ANALOG DEVICE公司的ADSP-2189上进行了解码系统的验证,就解码输出的质量进行了主观评价.通过软件仿真,我们还进一步得到了解码过程中,哪些指令占用较多的指令执行时间, ...