搜索结果

找到约 5,902 项符合 自校正 的查询结果

学术论文 基于UC3854的两级有源功率因数校正电路的研究.rar

近几十年来,由于大功率电力电子装置的广泛应用,使公用电网受到谐波电流和谐波电压的污染日益严重,功率因数低,电能利用率低。为了抑制电网的谐波,提高功率因数,人们通常采用无功补偿、有源、无源滤波器等对电网环境进行改善。近年来,功率因数校正技术作为抑制谐波电流,提高功率因数的行之有效的方法,备受人们的关注。 本文在 ...
https://www.eeworm.com/dl/514/8839.html
下载: 96
查看: 1132

学术论文 基于DSP控制的直流调速系统及其自适应方案的研究.rar

直流电动机具有优良的调速特性,调速平滑、简单,且范围大.同时其过载能力大,能承受频繁的冲击负载,广泛应用于切削机床、造纸机等高性能可控电力拖动领域. 以往直流调速系统控制器采用分立元件,其故障率高,稳定性差,技术落后,很难满足生产的需要.随着计算机技术及通信技术的发展,数字化直流调速系统克服了这一不足,成为直调系 ...
https://www.eeworm.com/dl/514/8888.html
下载: 95
查看: 1088

学术论文 基于DSP的三相有源功率因数校正研究与设计.rar

工业领域中需要大量的AC/DC整流电源。随着现代电力电子技术的不断发展,人们曰益意识到低功率因数整流系统造成了谐波污染和电网公害。因此消除电网谐波污染,提高功率因数,成为整流系统的发展趋势。由于中大功率的电力电子设备在电网中占很大的比重,因此高功率因数的三相整流器的研究已成为当今国内外研究的一大热点。 随 ...
https://www.eeworm.com/dl/514/8938.html
下载: 74
查看: 1112

学术论文 基于DSP的自适应噪声抵消器设计.rar

本文的目的在于设计一个自适应噪音抵消系统,使其能消除含噪语音信号中的背景噪音,达到提高语音信号质量的目的.主要工作分为两大部分.本文在第一部分介绍了自适应数字滤波器的基本理论思想,具体阐述了自适应噪声抵消系统基本原理,并对自适应噪声抵消系统的指标、抵消性能进行了计算分析.自适应滤波器的算法是整个系统的核心, ...
https://www.eeworm.com/dl/514/8942.html
下载: 83
查看: 1117

经验分享 自举驱动中文资料.rar

关于半桥或全桥自举式浮动栅极驱动的四个中文文档,为飞兆和IR公司技术文档,介绍了自举电路元件的选取及实际问题解决。可从其官网中下载。这里集合上传~
https://www.eeworm.com/dl/508/8947.html
下载: 194
查看: 1056

学术论文 基于FPGA的8PSK调制解调技术研究.rar

软件无线电是近年提出的新的通信体系,由于其具有灵活性和可重配置性并且符合通信的发展趋势,已成为通信系统设计的研究热点。因此对基于软件无线电的调制解调技术进行深入细致的研究非常有意义。 本文首先从阐述软件无线电的理论基础入手,对多速率信号处理中的内插和抽取、带通采样、数字变频等技术进行了分析与探讨,为 ...
https://www.eeworm.com/dl/514/9362.html
下载: 109
查看: 1093

学术论文 在仿真环境下实现TMS320C6000系列DSP的程序自引导.rar

在仿真环境下实现TMS320C6000系列DSP的程序自引导
https://www.eeworm.com/dl/514/9507.html
下载: 124
查看: 1124

行业应用文档 AN-6076供高电压栅极驱动器IC使用的自举电路的设计和使用准则

本文讲述了一种运用于功率型MOSFET 和IGBT 设计性能自举式栅极驱动电路的系统方法,适用于高频率,大功率及高效率的开关应用场合。不同经验的电力电子工程师们都能从中获益。在大多数开关应用中
https://www.eeworm.com/dl/509/9850.html
下载: 108
查看: 1260

学术论文 基于FPGA的自适应滤波器设计与实现

自适应滤波器是统计信号处理的一个重要组成部分。在实际应用中,由于没有充足的信息来设计固定系数的数字滤波器,或者设计规则会在滤波器正常运行时改变,因此我们需要研究自适应滤波器。凡是需要处理未知统计环境下运算结果所产生的信号或需要处理非平稳信号时,自适应滤波器可以提供一种吸引人的解决方法,而且其性能通常 ...
https://www.eeworm.com/dl/514/9967.html
下载: 150
查看: 1208

学术论文 基于FPGA的高速采样自适应滤波系统的研究

自适应滤波器的硬件实现一直是自适应信号处理领域研究的热点。随着电子技术的发展,数字系统功能越来越强大,对器件的响应速度也提出更高的要求。 本文针对用通用DSP 芯片实现的自适应滤波器处理速度低和用HDL语言编写底层代码用FPGA实现的自适应滤波器开发效率低的缺点,提出了一种基于DSP Builder系统建模的设计方法。以 ...
https://www.eeworm.com/dl/514/9973.html
下载: 142
查看: 1080