搜索结果

找到约 8,363 项符合 编解码处理器 的查询结果

通讯编程文档 该代码是802.3ap推荐代码fir吗(42,33)的编码器和解码器,该代码采用C语言实现,可以完成译码功能,该代码采用并行编译码方式实现,可以应用于100G以太网的FEC

该代码是802.3ap推荐代码fir吗(42,33)的编码器和解码器,该代码采用C语言实现,可以完成译码功能,该代码采用并行编译码方式实现,可以应用于100G以太网的FEC
https://www.eeworm.com/dl/646/317283.html
下载: 145
查看: 1050

嵌入式/单片机编程 本设计采用2片AT89C52单片机构成主从式的控制系统。红外遥控部分采用遥控车模专用编、解码芯片TX-2/RX-2

,本设计采用2片AT89C52单片机构成主从式的控制系统。红外遥控部分采用遥控车模专用编、解码芯片TX-2/RX-2,提高控制的可靠性。采用红外传感器进行里程检测;超声波传感器进行障碍识别;感光电阻辅以步进电机控制的转动机构进行光源方向的检测,并能用软件控制小车行驶到光源附近。采用步进电机对小车的转向进行精确的控制 ...
https://www.eeworm.com/dl/647/438924.html
下载: 136
查看: 1132

Java编程 这是java编的一个MP3的解码器。有需要的朋友可以看看。

这是java编的一个MP3的解码器。有需要的朋友可以看看。
https://www.eeworm.com/dl/633/478993.html
下载: 126
查看: 1107

学术论文 MPEG-4解码关键技术研究及FPGA实现

  本论文将在对MPEG-4解码中的几种关键技术的充分理解和算法分析的基础之上,结合FPGA的灵活性,采用VHDL语言对几种关键技术在应用层面上进行结构设计并仿真验证。 本文讨论了一种高吞吐量流水方式构建的MPEG-4可变长解码器的设计。在这种解码器中,我们采用了基于PLA的并行  解码算法,这种算法能够实现每个时钟解码一 ...
https://www.eeworm.com/dl/514/10034.html
下载: 82
查看: 1070

学术论文 H.264解码算法优化及在ARM上的移植

在信息化发展的当前,音视频等多媒体作为信息的载体,在社会生活的各个领域,起着越来越重要的作用。数字视频的海量性成为阻碍其应用的的瓶颈之一。在这种情况下,H.264作为新一代的视频压缩标准,以其高性能的压缩效率,成为备受关注的焦点和研究问题。H.264通过运动估计/运动补偿(MP/MC)消除视频时间冗余,对差值图像 ...
https://www.eeworm.com/dl/514/10242.html
下载: 155
查看: 1084

学术论文 新型并行Turbo编译码器的FPGA实现

可靠通信要求消息从信源到信宿尽量无误传输,这就要求通信系统具有很好的纠错能力,如使用差错控制编码。自仙农定理提出以来,先后有许多纠错编码被相继提出,例如汉明码,BCH码和RS码等,而C。Berrou等人于1993年提出的Turbo码以其优异的纠错性能成为通信界的一个里程碑。 然而,Turbo码迭代译码复杂度大,导致其译码延时 ...
https://www.eeworm.com/dl/514/12646.html
下载: 187
查看: 1098

VHDL/FPGA/Verilog ALTERA NIOS处理器

ALTERA NIOS处理器,VHDL语言在QUARTUS编译通过,然后有C语言在NIOS SHELL下驱动,实验音频解码
https://www.eeworm.com/dl/663/140651.html
下载: 106
查看: 1076

matlab例程 关于LDPC编译码的程序

关于LDPC编译码的程序,希望大家喜欢。 其中有具体的编码,解码,调制等模块。
https://www.eeworm.com/dl/665/152597.html
下载: 40
查看: 1046

J2ME 二维QR条码项目的J2ME源代码。软件包括1.核心QR码编/解库

二维QR条码项目的J2ME源代码。软件包括1.核心QR码编/解库,2.对一段信息进行QR编码,输出二维条码图片,3.并且可以上传图片到应用服务器。4.从摄像头获取一个拍摄的二维条码并解码。5.从网络上选择一个二维条码并解码取出信息。 ...
https://www.eeworm.com/dl/660/185765.html
下载: 120
查看: 1061

系统设计方案 提出了欧氏算法和IDFT相结合的RS码流式解码方案,并在FPGA芯片上予以实现。计算机仿真和实测表明,该方案在GF(28)的符号速率可达50MHz以上,最大延时为640ns,满足了高速宽带无线接入网中

提出了欧氏算法和IDFT相结合的RS码流式解码方案,并在FPGA芯片上予以实现。计算机仿真和实测表明,该方案在GF(28)的符号速率可达50MHz以上,最大延时为640ns,满足了高速宽带无线接入网中抗干扰编译码的需求。
https://www.eeworm.com/dl/678/261519.html
下载: 169
查看: 1059