搜索结果

找到约 1,170 项符合 缓冲放大 的查询结果

其他书籍 三维点云处理程序

利用OpenGL、VC++编写的C++,三维点云处理程序,对于学习图形学、C++、OpenGL、文件读写很有帮助,是一个三维软件公司编写代码一部分,尤其是OpenGL库文件相当管用。 有两个数据文件 鼠标默认操作:具体还在头文件中 中键拖动 旋转 中键+Ctrl 平移 中键+Shift 面旋 滚轮滚动 缩放 中键+Ctrl + Shift 局部放大 ...
https://www.eeworm.com/dl/542/13399.html
下载: 59
查看: 1204

学术论文 应用FPGA的高速数据采集

随着计算机技术的突飞猛进以及移动通讯技术在日常生活中的不断深入,数据采集不断地向多路、高速、智能化的方向发展。本文针对此需求,实现了一种应用FPGA的多路、高速的数据采集系统,从而为测量仪器提供良好的采集数据。    本文设计了一种基于AD+FPGA+DSP的多路数据采集处理系统,针对此系统设计了基于AD9446的模数转 ...
https://www.eeworm.com/dl/514/13616.html
下载: 77
查看: 1053

书籍源码 VHDL源代码下载

【经典设计】VHDL源代码下载~~ 其中经典的设计有:【自动售货机】、【电子钟】、【红绿灯交通信号系统】、【步进电机定位控制系统】、【直流电机速度控制系统】、【计算器】、【点阵列LED显示控制系统】 基本数字逻辑设计有:【锁存器】、【多路选择器】、【三态门】、【双向输入|输出端口】、【内部(缓冲)信号】、【编 ...
https://www.eeworm.com/dl/532/13816.html
下载: 186
查看: 1086

学术论文 基于DSPFPGA的捷联惯性导航系统设计

在惯性导航系统中,捷联式惯性导航系统以其体积小、成本低和可靠性高等优点正逐步取代平台式惯性导航系统,成为惯性导航系统的发展趋势。    为了适应捷联惯性导航系统小型化、低成本和高性能的发展方向,本文设计了DSP与FPGA相结合的系统方案:系统采用MEMS器件和高性能A/D转换器构成惯性信号检测单元,FPGA进行I/O控制 ...
https://www.eeworm.com/dl/514/13845.html
下载: 168
查看: 1046

学术论文 基于FPGA的有源滤波器系统硬件设计

由于各种非线性电力电子装置的和功率开关器件的广泛应用产生了谐波。随着对电能质量要求的不断提高,各种治理谐波的电力电子装置就产生了。谐波治理的方法主要有无源滤波技术和有源电力滤波器技术。传统的方法采用LC 无源滤波器,与无源滤波器相比有源电力滤波器具有很大的优越性,因此越来越多的应用到治理谐波污染中。随 ...
https://www.eeworm.com/dl/514/13975.html
下载: 131
查看: 1092

学术论文 McBSP及其在实际中的应用

· 摘要:  DSP芯片TMS320C54x提供高速、双向、多通道缓冲串行口McBSP,它可以与其他的TMS320C54x器件或其它串口器件通讯.串行SPI通信协议是一种标准的通信协议,很多场合下都是采用这种机制.本文阐述了基于TMS320VC5410的多通道缓冲串行口(McBSP)的特点及其SPI协议的串口配置方法.提出了多通道缓冲串行口在频率合 ...
https://www.eeworm.com/dl/514/14062.html
下载: 31
查看: 1038

VHDL/Verilog/EDA源码 FIFO FPGA

异步FIFO是一种先进先出的电路,使用在需要产时数据接口的部分,用来存储、缓冲在两个异步时钟之间的数据传输。在异步电路中,由于时钟之间周期和相位完全独立,因而数据的丢失概率不为零。如何设计一个高可靠性、高速的异步FIFO电路便成为一个难点。本设计介绍解决这一问题的一种方法。本设计采用VHDL语言的形式,在Quartu ...
https://www.eeworm.com/dl/504/14089.html
下载: 157
查看: 1083

学术论文 基于DSP的移相全桥变换器的研究

· 摘要:  研究了以全桥变换器作为主电路拓扑、以TMS320LF240x系列DSP作主控芯片、以移相控制方式作为控制方案的移相全桥软开关DC-DC变换器.由DSP发出移相控制信号并经芯片IR2110驱动放大,在移相驱动信号的控制下可以实现全桥变换器主功率开关的ZVS.进行了系统软件和硬件的设计,并安装了实验样机,实验结果表明设 ...
https://www.eeworm.com/dl/514/14167.html
下载: 178
查看: 1119

学术论文 基于FPGA的视频压缩系统预处理模块设计

· 摘要:  在视频压缩系统中,视频解码器输出的BT.656数据流不便于TMS320C6416等通用DSP直接进行处理.本文介绍了一种基于FPGA+DSP构架的视频采集方案,通过对FPGA的灵活配置,对输入的BT.656格式视频信号进行预处理和缓冲.系统采用TI的TMS320C6416作为核心DSP,实现了高可靠性的视频压缩.  ...
https://www.eeworm.com/dl/514/14204.html
下载: 194
查看: 1039

技术书籍 新型电子电路应用指南

·新型电子电路应用指南 电源电路.pdf新型电子电路应用指南 实用电子测量技术.pdf新型电子电路应用指南 数字逻辑电路.pdf新型电子电路应用指南 信号放大电路.pdf
https://www.eeworm.com/dl/537/14328.html
下载: 152
查看: 1067