搜索结果
找到约 331,721 项符合
组合逻辑电路的设计和仿真 的查询结果
技术资料 基于CC2430的ZigBee无线数传模块的设计和实现总结
该文档为基于CC2430的ZigBee无线数传模块的设计和实现总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,,,,
模拟电子 基于可逆逻辑电路的脉冲分配器设计
可逆逻辑电路能大幅度降低能耗,越来越受到研究人员重视。运用可逆逻辑电路对传统脉冲分配器进行可逆设计,并提供了物理实现方法。首先对传统的脉冲分配器中的触发器和计数器进行可逆设计,然后将传统脉冲分配器的中的计数器进行替换,最后将可逆计数器和译码器级联,从而构建可逆脉冲分配器。仿真结果表明实现了脉冲分配器 ...
软件设计/软件工程 中南大学数字电子技术课程设计--数字钟的设计 一.设计目的 1. 进一步掌握各芯片的逻辑功能及使用方法。 2. 进一步掌握数字钟的设计方法和和计数器相互级联的方法。 3. 进一步掌握数字系统的
中南大学数字电子技术课程设计--数字钟的设计
一.设计目的
1. 进一步掌握各芯片的逻辑功能及使用方法。
2. 进一步掌握数字钟的设计方法和和计数器相互级联的方法。
3. 进一步掌握数字系统的设计和数字系统功能的测试方法。
4. 进一步掌握数字系统的制作和布线方法。
二.设计要求
1.设计指标
&#61656 数字钟具有显示时、分 ...
技术资料 基于数字电路密码锁仿真的设计
本设计主要结合数字电路实现筒易密码锁控制电路的设计,并在Multsim平台上进行仿真.通过各个芯片的组合级联完成初始化置密、超时锁定拫警、输出显示等基本功能,从最基础的数字逻辑关系实现筒单的密码锁控制功能.
学术论文 基于FPGA的计算机组成原理实验系统的设计与仿真.rar
“计算机组成原理”是计算机专业的一门核心课程。传统的计算机组成原理实验是在指令格式、寻址方式、运算器、控制器、存储器等都相对固定的情况下进行,学生主要进行功能实现和验证,缺少自主设计和创新过程。 为改变这种状况,须更新现有的计算机组成原理实验系统。采用FPGA芯片作为载体,使用EDA开发工具,用硬件描述语言 ...
学术论文 基于FPGA的通用加扰算法(CSA)的设计和实现.rar
随着数字视频广播的发展,观众将会面对越来越多综合或专门频道的选择,欣赏到更高品质,更多服务的节目。而广播业者则要为这些节目的版权购买,制作而承受更高的成本,单纯的广告收入已经不够。要求对用户收取一定的收视费用,而另一方面,调查也显示用户是愿意预付一定费用以获得更好服务的。条件接受系统(Conditional Acc ...
学术论文 基于FPGA的8051 IP核的设计
本文探索了自主系统CPU设计方法和经验,同时对80C51产品进行了必要的改进。 文章采用XILINX公司的Virtex-ⅡPro系列FPGA芯片,在相关EDA软件平台的支持下进行基于FPGA的8051芯片的设计。在已公开的8051源代码的基础上,对其中的程序存储器、指令存储器做了较大幅度的修改,增加了定时器、串行收发器的软件编写,VerilogHDL语 ...
教程资料 基于FPGA的高速电路设计与仿真
现代数字信号处理从视频扩展到了中频甚至射频,针对要求信号处理的处理速度越来越高、传输速率越来越快等特点,给出了一款使用高性能FPGA、DAC以及经先进的PCB设计工具设计、仿真的高速信号处理模块,实现了对高速信号的实时接收和处理。关键词:数字信号处理; 高速电路; FPGA;设计与仿真 ...
可编程逻辑 基于FPGA的高速电路设计与仿真
现代数字信号处理从视频扩展到了中频甚至射频,针对要求信号处理的处理速度越来越高、传输速率越来越快等特点,给出了一款使用高性能FPGA、DAC以及经先进的PCB设计工具设计、仿真的高速信号处理模块,实现了对高速信号的实时接收和处理。关键词:数字信号处理; 高速电路; FPGA;设计与仿真 ...
单片机开发 TLC549是一种采用8位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、8位A/D转换器、数据寄存器以及控制逻辑电路。TLC549每25uS重复一次“输入—转换—输出”。器件有两个控制输
TLC549是一种采用8位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、8位A/D转换器、数据寄存器以及控制逻辑电路。TLC549每25uS重复一次“输入—转换—输出”。器件有两个控制输入:I/O CLOCK和片选(CS)。
内部系统时钟和I/O CLOCK可独立使用。应用电路的设计只需利用I/O时钟启动转换或读出转换结果。当CS为 ...