搜索结果

找到约 331,721 项符合 组合逻辑电路的设计和仿真 的查询结果

单片机编程 单片机应用技术选编10

单片机应用技术选编10 目录 第一章 专题论述1.1 嵌入式系统的技术发展和我们的机遇(2)1.2 一种新的电路设计和实现方法——进化硬件(8)1.3 从8/16位机到32位机的系统设计(13)1.4 混合SoC设计(18)1.5 AT24系列存储器数据串并转换接口的IP核设计(23)1.6 低能耗嵌入式系统的设计(28)1.7 嵌入式应用中的零功耗系统设计(31)1.8 数 ...
https://www.eeworm.com/dl/502/31569.html
下载: 170
查看: 1223

接口技术 USB、RS232_RS422接口转换电路的设计

由于USB接口正逐步替代传统的RS232接口成为PC 机的标准接口,USB接口转换电路的设计就很有必要。采用Silicon公司高集成度的USB- UART桥接器件CP2102,辅以简单的外部电路, 实现了RS232/RS422接口与USB接口转换电路的设计。其中在详细介绍CP2102结构和特性的基础上,给出了接口转换的硬件电路图,最后简单介绍了转换器的工作 ...
https://www.eeworm.com/dl/511/42306.html
下载: 31
查看: 1113

其他 晶体管放大倍数β检测电路的设计与实现的电路图

晶体管放大倍数β检测电路的设计与实现的电路图,电子电路测量实验的经典问题,包括实验电路图和电源电路图
https://www.eeworm.com/dl/534/215142.html
下载: 66
查看: 1063

文章/文档 变量和相等问题的设计和实现将a、b、c、d、e、f这6个变量排成如图所示的 三角形

变量和相等问题的设计和实现将a、b、c、d、e、f这6个变量排成如图所示的 三角形,这6个变量分别取 1——6的整数,且均不相同。求使三角形三条边上的变量之和相等的全部解,如 3 6 2 1 4 5 为一个解。 程序引入变量a,b,c,d,e,f,并让它们分别取1——6的整数,在它们互不相等的 条件下, 测试由它们排成如图所示的三角形三 ...
https://www.eeworm.com/dl/652/217648.html
下载: 96
查看: 1324

软件设计/软件工程 简易逻辑分析仪的设计制作流程

简易逻辑分析仪的设计制作流程,完整的报告,和可行性分析
https://www.eeworm.com/dl/684/235140.html
下载: 81
查看: 1063

系统设计方案 优秀硕士论文《网络游戏服务器集群的设计和实现》

优秀硕士论文《网络游戏服务器集群的设计和实现》,本论文立足于网络游戏服务器端的开发,在借鉴前人设计的基础上,将网络游戏服务中所普遍需要的几大功能进行分解、实现并进一步将它们构建为服务器集群。对“如何稳定地协调游戏服务器与各功能服务器并同时给游戏玩家以较完美的游戏体验?如何利用服务器集群来将维持整个虚 ...
https://www.eeworm.com/dl/678/259380.html
下载: 174
查看: 1057

数据结构 了解减法分频电路的设计。 (2)内容:分析例2.8程序的原理

了解减法分频电路的设计。 (2)内容:分析例2.8程序的原理,给出其仿真结果,说明语句的功能。可以改变程序中的分频比。引脚锁定可参考图2.9。 (3)说明:将CLK2的跳线冒连在2Hz上 。LED1指示输入频率,LED2分频后的结果。可以看到LED1每闪烁6下,LED2闪烁一下,因为是6分频电路。 ...
https://www.eeworm.com/dl/654/268480.html
下载: 57
查看: 1062

软件设计/软件工程 LabVIEW软件进行控制设计和仿真入门

LabVIEW软件进行控制设计和仿真入门,对于初学LabVIEW的朋友,可以快速入门
https://www.eeworm.com/dl/684/280613.html
下载: 45
查看: 1039

嵌入式/单片机编程 在数字电路的设计中

在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达 ...
https://www.eeworm.com/dl/647/344721.html
下载: 192
查看: 1076

书籍源码 纯组合逻辑构成的乘法器虽然工作速度比较快

纯组合逻辑构成的乘法器虽然工作速度比较快,但过于占用硬件资源,难以实现宽位乘法器,基于PLD器件外接ROM九九表的乘法器则无法构成单片系统,也不实用。这里介绍由八位加法器构成的以时序逻辑方式设计的八位乘法器,具有一定的实用价值,而且由FPGA构成实验系统后,可以很容易的用ASIC大型集成芯片来完成,性价比高,可操 ...
https://www.eeworm.com/dl/532/400018.html
下载: 137
查看: 1147