搜索结果
找到约 11,413 项符合
线端规格 的查询结果
教程资料 夏宇闻著作:从算法设计到硬线逻辑的实现,讲解比较详细
夏宇闻著作:从算法设计到硬线逻辑的实现,讲解比较详细,是一本不错的参考资料
教程资料 FPGA中双向端口I/O的设计
:针对现场可编程门阵列(FPGA)芯片的特点,研究FPGA中双向端口I/O的设计,同时给出仿真初始化双向端口I/O的方法。采用这种双向端口的设计方法,选用Xilinx的Spartan2E芯片设计一个多通道图像信号处理系统。
教程资料 SYSTEMVIEW信真及其FPGA实现发送端设计
真序扩频通信系统的SYSTEMVIEW信真及其FPGA实现发送端设计
教程资料 自己现在用的CPLD下载线原理图用74HC244芯片\r\n
自己现在用的CPLD下载线,用74HC244芯片\r\n要注意设置下载模式
教程资料 cpld与单片机8051的通信的设计方法 以及cpld和单片机的端口对应
cpld与单片机8051的通信的设计方法 以及cpld和单片机的端口对应
教程资料 高端设计工具FPGAAdvantage
FPGAadvantage61Crack.rar is for MentorGraphics高端设计工具FPGAAdvantage
教程资料 Allegro 里面如何在端接匹配的情况下调等长线
Allegro 里面如何在端接匹配的情况下调等长线
模拟电子 16位10 MSPS ADC AD7626的单端转差分高速驱动电路
图1所示电路可将高频单端输入信号转换为平衡差分信号,用于驱动16位10 MSPS PulSAR® ADC AD7626。该电路采用低功耗差分放大器ADA4932-1来驱动ADC,最大限度提升AD7626的高频输入信号音性能。此器件组合的真正优势在于低功耗、高性能
...
模拟电子 带有异步复位端的D触发器
带有异步复位端的D触发器#2
模拟电子 单端10-bit SAR ADC IP核的设计
本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1 MS/s的10-bit单端逐次逼近型模数转换器。使用cadence spectre 工具进行仿真,仿真结果表明,设计的D/A转换器和比较器等电路满足10-bit A/D 转换的要求,逐次逼近A/D转换器可以正常工作。
...