搜索结果

找到约 756 项符合 纸张计数 的查询结果

VHDL/FPGA/Verilog 模可变计数器,可实现模2模8模10模16,异步清零,模可变加减计数

模可变计数器,可实现模2模8模10模16,异步清零,模可变加减计数
https://www.eeworm.com/dl/663/264190.html
下载: 126
查看: 1623

单片机开发 利用MCS51单片机89C51可以实现0-9999计数

利用MCS51单片机89C51可以实现0-9999计数
https://www.eeworm.com/dl/648/264653.html
下载: 174
查看: 1039

VHDL/FPGA/Verilog 基于FPGA的多功能数字钟Verilog设计2007-06-17 21:06基本功能: 1.具有时、分、秒计数显示功能(6位数码管构成)

基于FPGA的多功能数字钟Verilog设计2007-06-17 21:06基本功能: 1.具有时、分、秒计数显示功能(6位数码管构成),以24小时循环为计时基准。 2. 具有调节小时、分钟的功能。 3.具有整点报时功能,整点报时的同时数码管显示闪烁提示。 ...
https://www.eeworm.com/dl/663/269506.html
下载: 150
查看: 1150

单片机开发 用51单片机实现数字钟 利用数码管、I/O口实现数字钟的计数功能

用51单片机实现数字钟 利用数码管、I/O口实现数字钟的计数功能,并显示在数码管上
https://www.eeworm.com/dl/648/271093.html
下载: 125
查看: 1054

数据结构 串计数问题 shi 是我做过的作业 新手可以一看咯

串计数问题 shi 是我做过的作业 新手可以一看咯
https://www.eeworm.com/dl/654/271293.html
下载: 75
查看: 1023

嵌入式/单片机编程 实现10000进制(0000~9999)加/减计数

实现10000进制(0000~9999)加/减计数,S1为加数按键,每按一次S1, 计数加1,当计数至9999时,再按S1键则复位0000;S2为减数按键,每按 一次S2,计数减1,当计数至0000时,再按S2键则置数为9999。
https://www.eeworm.com/dl/647/272628.html
下载: 31
查看: 1047

单片机开发 以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的 频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮

以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的 频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮点运算 ,测量结 果显示于液晶屏上 ...
https://www.eeworm.com/dl/648/272734.html
下载: 59
查看: 1065

单片机开发 )利用单片机定时器中断和定时器计数方式实现秒、分定时。 (2)通过LED显示程序的调整

)利用单片机定时器中断和定时器计数方式实现秒、分定时。 (2)通过LED显示程序的调整,熟悉8155与8051,8155与LED的接口技术,熟悉LED动态显示的控制过程。 (3)通过键盘程序的调整,熟悉8155与矩阵式键盘的接口技术,熟悉键盘扫描原理。 (4)通过阅读和调试简易秒表整体程序,学会如何编制含LED动态显示、键盘扫描和 ...
https://www.eeworm.com/dl/648/273888.html
下载: 133
查看: 1064

VHDL/FPGA/Verilog Verilog 实现9999计数

Verilog 实现9999计数,内有分频模块,计数模块,译码,动态显示扫描等,用数码显示,
https://www.eeworm.com/dl/663/277395.html
下载: 122
查看: 1102

数学计算 快速排序、合并排序、插入排序、堆排序、计数排序等算法的C语言实现

快速排序、合并排序、插入排序、堆排序、计数排序等算法的C语言实现
https://www.eeworm.com/dl/641/278301.html
下载: 106
查看: 1097