搜索结果
找到约 9,760 项符合
管脚连接 的查询结果
按分类筛选
单片机编程 单片机开发工程案例分析与解析
设计一个单片机控制的简易定时报警器。要求根据设定的初始值(1-59秒)进行倒计时,当计时到0时数码管闪烁“00”(以1Hz闪烁),按键功能如下:(1)设定键:在倒计时模式时,按下此键后停止倒计时,进入设置状态;如果已经处于设置状态则此键无效。(2)增一键:在设置状态时,每按一次递增键,初始值的数字增1。(3)递一 ...
单片机编程 带I2C串行CMOS EEPROM、精密复位控制器和看门狗定
带I2C串行CMOS EEPROM、精密复位控制器和看门狗定时器的监控电路
特性􀂄 看门狗监控SDA信号 (CAT1161)􀂄 兼容400KHz 的I2C总线􀂄 操作电压范围为2.7V~6.0V􀂄 低功耗CMOS 技术􀂄 16 字节的页写缓冲区􀂄 内置误写保护电路-Vcc锁定-写保护管脚WP􀂄 复位高电平或低 ...
单片机编程 微机原理与接口课件
微处理器及微型计算机的发展概况  第一代微处理器是以Intel公司1971年推出的4004,4040为代表的四位微处理机。      第二代微处理机(1973年~1977年),典型代表有:Intel 公司的8080、8085;Motorola公司的M6800以及Zlog公司的Z80。     第三代微处理机 第三代微机是以16位 ...
无线通信 蓝牙模块BF10蓝牙串口线资料
产品概述 …………………………………………………………………………………32. 产品应用领域 ……………………………………………………………………………33. 使用方法 …………………………………………………………………………………33.1 与用户产品的连接原理图 …………………………………………………………33.2 模 ...
可编程逻辑 如何设计一款专业的PCB板--PCB布局经验
首先说这是经验积累的问题,其次就是需要个人电路知识经验了!
布局说白了就是在板子上放器件。这时如果前面讲到的准备工作都做好的话,就可以在原理图上生成网络表(Design-> Create Netlist),之后在PCB图上导入网络表(Design->Load Nets)。就看见器件哗啦啦的全堆上去了,各管脚之间还有飞线提示连接 ...
可编程逻辑 PCB设计要求简介
PCB设计要点
一.PCB工艺限制
1)线 
一般情况下,线与线之间和线与焊盘之间的距离大于等于13mil,实际应用中,条件允许时应考虑加大距离;布线密度较高时,可考虑但不建议采用IC脚间走两根线,线的宽度为10mil,线间距不小于10mil。特殊情况下,当器件管脚较密,宽度较窄时,可按适当减小线宽和线间距。 
2)焊盘 ...
可编程逻辑 PCB布线原则
PCB 布线原则连线精简原则连线要精简,尽可能短,尽量少拐弯,力求线条简单明了,特别是在高频回路中,当然为了达到阻抗匹配而需要进行特殊延长的线就例外了,例如蛇行走线等。安全载流原则铜线的宽度应以自己所能承载的电流为基础进行设计,铜线的载流能力取决于以下因素:线宽、线厚(铜铂厚度)、允许温升等,下表给出了 ...
VHDL/FPGA/Verilog 工作原理: 脉冲输入
工作原理:
脉冲输入,记录30个脉冲的间隔时间(总时间),LED显示出来,牵涉到数码管的轮流点亮,以及LED的码。输入端口一定要用个
74LS14整一下,图上没有。数码管使用共阴数码管。MAXPLUS编译。
测试时将光电门的信号端一块连接到J2口的第三管脚,同时第一管脚为地,应该与光电门的地连接(共地)。
开始测试:
按下按 ...
单片机开发 SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC
SX-CPLD/FPGA 数字逻辑电路设计实验仪
SX-CPLD/FPGA 数字逻辑电路设计实验仪
产品介绍
1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。
2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。
3.CPLD/ FPGA 提供引脚可任意设定,故作 ...
单片机开发 液晶屏smg240128的详细资料
液晶屏smg240128的详细资料,包括管脚定义、接口定义、命令定义和电路连接等。