搜索结果
找到约 45,435 项符合
秒表设计 的查询结果
按分类筛选
单片机开发 单片机编程:智能电子表设计:日历、时钟、秒表、定时器、温度计
单片机编程:智能电子表设计:日历、时钟、秒表、定时器、温度计
单片机开发 设计一个单片机控制的秒表系统。利用单片机的定时器/计数器定时和记数的原理
设计一个单片机控制的秒表系统。利用单片机的定时器/计数器定时和记数的原理,结合显示电路、LED数码管以及按键来设计计时器。将软、硬件有机地结合起来,使得系统能够正确地进行加、减(倒)计时,数码管能够正确地显示时间。 ...
其他 设计一个可以顺计时和倒计时的秒表。要求计时的范围为00.0S~99.9S
设计一个可以顺计时和倒计时的秒表。要求计时的范围为00.0S~99.9S,用三位数码管显示。
(1) 倒计时:通过小键盘可以实现设定计时时间(以秒为单位,最大计时时间为99.9秒)。通过键盘实现计时开始、计时结束。当所设定的倒计时间到达00.0S后,自动停止倒计时,同时响铃。
(2) 顺计时:初始值为00.0S,通过键盘实现开始 ...
单片机开发 这是基于51单片机秒表的程序设计
这是基于51单片机秒表的程序设计,希望有用
汇编语言 秒表的设计程序 用89C51
秒表的设计程序
用89C51,外接晶振,复位电路,二个数码管,二个按键,做一个电子秒表,具体要求为用按键起停电子表,可用按键设计倒计时时间(如10S,20S,60S),并启动倒计时功能。能用按键选择以上两功能之一。
单片机开发 文本基于实时钟芯片的电子秒表的设计 WORD格式
文本基于实时钟芯片的电子秒表的设计
WORD格式
VHDL/FPGA/Verilog 数字秒表的设计
数字秒表的设计,reset为归零设置,start为重新计时设置
单片机开发 使用C语言开发的基于51单片机设计计时秒表
使用C语言开发的基于51单片机设计计时秒表,LCD数码管显示
VHDL/FPGA/Verilog 用VHDL硬件描述语言完成秒表的设计
用VHDL硬件描述语言完成秒表的设计,分6个模块
VHDL/FPGA/Verilog 有关秒表的设计
有关秒表的设计,很详细,包括测试文档,已经通过仿真。可供参考