搜索结果
找到约 11,207 项符合
硬件验证 的查询结果
按分类筛选
- 全部分类
- 学术论文 (391)
- 技术资料 (65)
- VHDL/FPGA/Verilog (19)
- 单片机编程 (15)
- 可编程逻辑 (11)
- 教程资料 (10)
- 单片机开发 (9)
- 测试测量 (6)
- 通信网络 (5)
- 嵌入式综合 (5)
- DSP编程 (5)
- VIP专区 (5)
- 其他 (4)
- 系统设计方案 (4)
- 模拟电子 (3)
- 无线通信 (3)
- 微处理器开发 (3)
- 其他嵌入式/单片机内容 (3)
- 精品软件 (3)
- 技术书籍 (2)
- 电源技术 (2)
- 传感与控制 (2)
- 工控技术 (2)
- 接口技术 (2)
- 软件设计/软件工程 (2)
- 书籍源码 (2)
- 嵌入式/单片机编程 (2)
- Windows CE (2)
- 汇编语言 (2)
- 文件格式 (2)
- VHDL/Verilog/EDA源码 (1)
- 其他文档 (1)
- ALTERA FPGA开发软件 (1)
- PCB相关 (1)
- ARM (1)
- C/C++语言编程 (1)
- 存储器技术 (1)
- 加密解密 (1)
- 行业发展研究 (1)
- 通讯编程文档 (1)
- 其他书籍 (1)
- 能源行业(电力石油煤炭) (1)
- FPGA (1)
- 其他 (1)
- 论文 (1)
学术论文 基于FPGA的8位增强型CPU设计与验证
随着信息技术的发展,系统级芯片SoC(System on a Chip)成为集成电路发展的主流。SoC技术以其成本低、功耗小、集成度高的优势正广泛地应用于嵌入式系统中。通过对8位增强型CPU内核的研究及其在FPGA(Field Programmable Gate Arrav)上的实现,对SoC设计作了初步研究。 在对Intel MCS-8051的汇编指令集进行了深入地分析的基础 ...
学术论文 指纹识别认证算法硬件实现
指纹识别作为生物特征识别的一种,在身份识别上有着其他手段不可比拟的优越性:人的指纹具有唯一性和稳定性;随着指纹传感器性能的提高和价格的降低.指纹的采集相对容易;指纹识别算法已经比较成熟
学术论文 用FPGA实现带硬件浮点运算器的8051
8051系列是至今为止最成功的单片机之一,在FPGA平台上研究带硬件浮点运算器的8051是对其在SoC及专用化的方向上的一次迈进。文章首先介绍了8051的基本架构,包括硬件模块、指令系统、内存分配以及基本外设。然后讲解了在设计8051时如何划分模块,每个模块的功能与设计,同时也介绍了如何设计流水线来加速8051的处理速度。对 ...
学术论文 系统芯片SoC原型验证技术
随着系统芯片(SoC)设计复杂度不断增加,使得缩短面市时间的压力越来越大。虽然IP核复用大大减少了SoC的设计时间,但是SoC的验证仍然非常复杂耗时。SoC和ASIC的最大不同之处在于它的规模和复杂的系统性,除了大量硬件模块之外,SoC还需要大量的同件和软件,如操作系统,驱动程序以及应用程序等。面对SoC数目众多的硬件模块, ...
学术论文 车牌识别系统的硬件设计与实现
随着交通工具的迅猛发展,智能交通系统(Intelligent TransportationSystems,简称ITS)在交通管理中受到广泛的关注。而在ITS中,车牌识别(LicensePlate Recognition,简称LPR)是其核心技术。车牌识别系统主要由数据采集和车牌识别算法两个部分组成。由于车牌清晰程度、摄像机性能、气候条件等因素的影响,牌照中的字符可能出 ...
学术论文 自适应环路滤波器的硬件设计
基于H.264的自适应环路滤波器的硬件设计与FPGA验证
学术论文 ChenMobius通信系统的FPGA硬件实现
自上个世纪九十年代以来,我国著名学者、现中国科学院院士、清华大学陈难先教授等人使用无穷级数的Mobius反演公式解决了一系列重要的物理学中的逆问题,开创了应用、推广数论中的Mobius变换解决物理学中各种逆问题的巧妙方法,其工作在1990年当时就得到了世界著名的《NATURE》杂志的高度评价。 华侨大学苏武浔教授等则把Mob ...
教程资料 针对Xilinx公司FPGA的硬件电路原理与具体实现方法
文章介绍了系统的硬件电路原理与具体实现方法,其中主要包括载波恢\r\n复电路,PN 码捕获电路和跟踪电路,并针对Xilinx 公司FPGA 的特点,对各电\r\n路的实现进行优化设计,在不影响系统稳定性和精度的前提下,减少硬件资源\r\n消耗,提高硬件利用率。设计利用Verilog 硬件描述语言完成,通过后仿真验证\r\n电路正确性,并 ...
模拟电子 基于选择进位32位加法器的硬件电路实现
为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单元是利用一种改进的超前进位算法实现,选择进位算法可使不同的分组单元并行运算,利用低位的运算结果选择高位的进位为1或者进位为零的运算结果,节省了进位选择等待的时间,最后利用XILINX进行时 ...
嵌入式综合 基于LEON3的SoC平台搭建与流水灯控制验证
随着芯片设计技术的快速发展,基于SoC的开发平台已成为IC设计业界的热点,对SoC应用设计平台需求越来越多,同时对其性能要求也越来越高。因此本文提出了一种基于LEON3的精简的,灵活的,高性能的硬件平台的搭建方案,通过介绍基于32位的开源LEON3处理器,并将其与其他开源处理器比较,讨论了LEON3在开源,配置灵活以及强大 ...