搜索结果

找到约 19,943 项符合 硬件问题 的查询结果

模拟电子 华为硬件工程师手册

看看华为硬件工程师怎么调电路
https://www.eeworm.com/dl/571/20898.html
下载: 162
查看: 1042

模拟电子 信号完整性研究

如果你发现,以前低速时代积累的设计经验现在似乎都不灵了,同样的设计,以前 没问题,可是现在却无法工作,那么恭喜你,你碰到了硬件设计中最核心的问题:信号完整性。早一天遇到,对你来说是好事。 这个资料,短小精悍,包含了高速数字信号设计中信号完整性方面的所有知识,对于初学者来说是一份不可多得的入门经典; ...
https://www.eeworm.com/dl/571/20945.html
下载: 91
查看: 1080

模拟电子 〈硬件工程师手册〉(华为内参)73页%200.8M%20PDF版

硬件工程师手册
https://www.eeworm.com/dl/571/20947.html
下载: 130
查看: 1118

模拟电子 放大电路静态工作点的稳定问题

  放大电路静态工作点的稳定问题   温度对静态工作点的影响   射极偏置电路   1. 基极分压式射极偏置电路   2. 含有双电源的射极偏置电路   3. 含有恒流源的射极偏置电路
https://www.eeworm.com/dl/571/21421.html
下载: 46
查看: 1069

模拟电子 时钟分相技术应用

摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高 ...
https://www.eeworm.com/dl/571/21436.html
下载: 29
查看: 1050

模拟电子 基于选择进位32位加法器的硬件电路实现

为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单元是利用一种改进的超前进位算法实现,选择进位算法可使不同的分组单元并行运算,利用低位的运算结果选择高位的进位为1或者进位为零的运算结果,节省了进位选择等待的时间,最后利用XILINX进行时 ...
https://www.eeworm.com/dl/571/21478.html
下载: 54
查看: 1081

PCB相关 Protel使用中的60经典问题及解答

Protel使用中的60经典问题及解答
https://www.eeworm.com/dl/501/21547.html
下载: 36
查看: 1062

PCB相关 台湾硬件工程师15年layout资料

台湾硬件工程师15年layout资料
https://www.eeworm.com/dl/501/21550.html
下载: 111
查看: 1072

PCB相关 PCB设计相关经验分享及PCB新手在PCB设计中应该注意的问题

PCB设计相关经验分享及PCB新手在PCB设计中应该注意的问题
https://www.eeworm.com/dl/501/21557.html
下载: 157
查看: 1108

PCB相关 protel99与win7兼容问题的解决方案

protel99与win7兼容问题的解决方案
https://www.eeworm.com/dl/501/21582.html
下载: 149
查看: 1088