搜索结果

找到约 19,448 项符合 硬件通信 的查询结果

学术论文 基于FPGA的无线接收机下变频器的设计与实现

随着无线通信的应用日益广泛,无线通信系统的种类也越来越繁杂,但是由于不同通信系统的工作频段、调制方式、通信协议等原理结构上存在差异而极大限制了不同系统之间的互通。软件无线电摆脱了硬件体系结构的束缚,成为解决不同通信体制之间互操作问题和开展多种通信业务的最佳途径,具有巨大的商业和军事价值,被喻为无线电 ...
https://www.eeworm.com/dl/514/11943.html
下载: 186
查看: 1047

学术论文 Turbo乘积码的译码算法及FPGA实现

在信道编码的发展进程中,编码研究人员一直致力于追寻性能尽可能的接近Shannon极限,且译码复杂度较低的信道编码方案。1993年Berrou等提出了Turbo码,这种码在接近香农极限的低信噪比下仍能够获得较低的误码率,它的出现在编码界引起了广泛的关注,并成为编码研究领域最新的发展方向之一。但Turbo码也有其缺点,由于交织器 ...
https://www.eeworm.com/dl/514/11959.html
下载: 42
查看: 1092

学术论文 高速Viterbi译码器的FPGA实现

本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论上约提升一倍。加一比一选单元是Viterbi译码器最主要的瓶颈所在 ...
https://www.eeworm.com/dl/514/11961.html
下载: 103
查看: 1138

学术论文 基于FPGA的信道均衡器的设计与实现

在无线通信系统中,信号在传输过程中由于多径效应和信道带宽的有限性以及信道特性的不完善性导致不可避免地产生码间串扰(Intersymbol Interference).为了克服码间串扰所带来的信号畸变,则必须在接收端增加均衡器,以补偿信道特性,正确恢复发送序列.盲均衡器由于不需要训练序列,仅利用接收信号的统计特性就能对信道特性进行均 ...
https://www.eeworm.com/dl/514/11975.html
下载: 78
查看: 1121

技术书籍 linux通信

详细讲述了各种基于LINUX的通信实验,包括GPRS,红外线 ,蓝牙 ,无线网络等
https://www.eeworm.com/dl/537/11986.html
下载: 102
查看: 1091

学术论文 基于FPGA技术的高性能AES_CBC算法的实现研究

AES是美国于2000年10月份确立的高级加密标准,该标准的反馈链路模式AESCBC加密算法,用于在IPSec中替代DESCBC和3DESCBC。 加密是安全数据网络的关键,要保证在公众网上传输的信息不被窃取和偷听,必须对数据进行加密。在不影响网络性能的前提下,快速实现数据加密/解密,对于开发高性能的安全路由器、安全网关等对数据处理 ...
https://www.eeworm.com/dl/514/12001.html
下载: 161
查看: 1084

学术论文 基于IEEE80211a的OFDM基带传输系统的研究及其部分模块的FPGA实现

IEEE802旗下的无线网络协议引领了无线网络领域的新革命,其不断提升的速度优势满足了人们对于高速无线接入的迫切要求,在这其中,OFDM技术所起的作用不可小觑。随着FPGA、信号处理和通信技术的发展,OFDM的应用得到了长足的进步。在此情况下,以OFDM技术为核心实现数据传输的原型机系统显得应情应景而且必要。 本课题在深入 ...
https://www.eeworm.com/dl/514/12005.html
下载: 169
查看: 1068

学术论文 基于多相滤波的宽带DDC及其FPGA实现

随着现代雷达技术的不断发展,电子侦察设备面临电磁环境日益复杂多变,发展宽带化、数字化、多功能、软件化的电子侦察设备已是一项重要的任务.然而,目前的宽带A/D与后续DSP之间的工作速率总有一到两个数量级的差别,二者之间的瓶颈成为电子侦察系统数字化的最大障碍.通信领域软件无线电的成功应用为电子侦察系统的发展提供了一 ...
https://www.eeworm.com/dl/514/12018.html
下载: 34
查看: 1042

学术论文 加密卡的研制与加密算法的FPGA实现

随着安全通信数据速率的提高,关键数据加密算法的软件实施成为重要的系统瓶颈.基于FPGA的高度优化的可编程的硬件安全性解决方案提供了并行处理能力,并且可以达到所要求的加密处理性能(每秒的SSL或RSA运算次数)基准.网络的迅速发展,对安全性的需要变得越来越重要.然而,尽管网络技术进步很快,安全性问题仍然相对落后.由于FPGA ...
https://www.eeworm.com/dl/514/12019.html
下载: 122
查看: 1134

学术论文 (2,1,9)软判决Viterbi译码器的设计与FPGA实现

卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积码的基本概念,阐述了Viterbi算法的原理, ...
https://www.eeworm.com/dl/514/12020.html
下载: 163
查看: 1117