搜索结果

找到约 25,132 项符合 硬件解码器 的查询结果

嵌入式综合 国网智能集中器载波电力集中器规格书

七叶电子智能国网集中器规格书 1. 实时监控电表状态、抄录电表指示数、记录并存储这些数据、电表数据统计和分析,参数设置、校时、自诊断,远程程序升级等功能。 2. 基于工业级32位ARM9处理器和嵌入式系统与嵌入式数据库技术。 3. 集中器路由算法相当的智能高效,基本按实时抄到率100%验收。原因在于嵌入式数据库分析处理能 ...
https://www.eeworm.com/dl/566/35758.html
下载: 159
查看: 1041

嵌入式综合 基于嵌入式Linux的无线多媒体传输系统设计与实现

本课题来源于浙江省科技厅资助项目“基于DSP技术的全数字实时无线多媒体传输系统的研制”,通过对相关国际标准、关键技术和现有产品的研究和分析,完成系统整体设计方案,并实现了原型系统以进行技术验证。本论文的主要研究内容和成果如下:1.通过比较和研究多种音频、视频编解码标准,提出了适合在资源受限系统中应用的编 ...
https://www.eeworm.com/dl/566/35911.html
下载: 143
查看: 1102

无线通信 基于CC1110的畜产品可溯源系统读写器设计

读写器的设计是畜产品可溯源系统的硬件基础和关键技术之一。采用自行设计基于CC1110芯片读写器的方法,该读写器可通过USB接口灵活组成基站式读写器或手持式读写器,大大提高畜产品可溯源系统的兼容性和可移植性。通过读写器的实际测试,得出下列结论:随着数据传输率的减小,通讯距离和信号强度都逐渐增加;采用60 kbps数 ...
https://www.eeworm.com/dl/510/36474.html
下载: 177
查看: 1056

开发工具 Arduino学习笔记A9_Arduino自制电话拨号器

     怎么拨打电话?也许这个问题非常简单:拿起话筒,按话机的数字键盘拨号码。  但是,有没想过,我们可以拿起电话,不需要碰话机键盘就能拨通电话?答案是肯定的。 下面就介绍如何用Arduino 生成双音多频信号。 用法介绍: 使用时候,我们拿起电话话筒,将喇叭贴近话筒麦克风位置。在串 ...
https://www.eeworm.com/dl/550/37640.html
下载: 120
查看: 1091

开发工具 LCD仿真器 V5.0

LCD仿真器是一种电子产品的辅助开发工具。目前LCD(液晶屏)在各种电子产品的使用越来越广泛,开发人员在开发带LCD的产品时会用到各种各样的LCD,这些LCD或是现有的,或是定制,现有的LCD不一定能完全满足设计需要,定制LCD需要时间,需要资金,做好后还有修改的可能性,造成不必要的浪费。传统的做法是用LED(发光管)+驱 ...
https://www.eeworm.com/dl/550/38015.html
下载: 48
查看: 1050

可编程逻辑 基于FPGA的RS码译码器的设计

介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。 ...
https://www.eeworm.com/dl/kbcluoji/39025.html
下载: 58
查看: 1043

可编程逻辑 可接入以太网的JPEG2000视频编解码系统设计

针对在网络上传输视频的需要,提出了一个JPEG2000 视频编解码系统的硬件设计 方案,介绍了该方案的设计思路和实现方法。试验表明该方案满足了设计目标,具有比较广 阔的实际应用前景
https://www.eeworm.com/dl/kbcluoji/39929.html
下载: 137
查看: 1061

可编程逻辑 基于FPGA的全新数字化PCM中频解调器设计

为了对中频PCM信号进行直接解调,提出一种全新的数字化PCM中频解调器的设计方法。在实现过程中,采用大规模的FPGA芯片对位帧同步器进行了融合,便于设备的集成化和小型化。这种新型的中频解调器比传统的基带解调器具有硬件成本低和误码率低等优点。 ...
https://www.eeworm.com/dl/kbcluoji/40042.html
下载: 124
查看: 1039

可编程逻辑 基于FPGA的宽带数字接收机变带宽数字下变频器设计

基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调试结果验证了本设计的有效性。 ...
https://www.eeworm.com/dl/kbcluoji/40256.html
下载: 84
查看: 1052

可编程逻辑 基于FPGA的栈空间管理器的研究和设计

提出了一种将堆栈空间划分为任务栈和中断嵌套栈的设计结构,使堆栈空间最小化。采用VHDL硬件语言,在FPGA设备上模拟实现了具有自动检验功能的栈空间管理器。栈空间管理器由不同功能的逻辑模块组成,主要阐述了状态控制逻辑模块和地址产生逻辑模块的设计方法。 ...
https://www.eeworm.com/dl/kbcluoji/40257.html
下载: 44
查看: 1048