搜索结果

找到约 58,809 项符合 硬件实现 的查询结果

按分类筛选

显示更多分类

学术论文 LDPC码译码器FPGA实现研究

LDPC码以其接近Shannon极限的优异性能在编码界引起了轰动,成为研究的热点。随着研究的不断深入和技术的发展,目前,LDPC码已经被多个通信系统定为信道编码方案,并被应用到第二代数字视频广播卫星(DVB—S2)通信系统中。由于LDPC码译码过程中所涉及的数据量庞大,译码时序控制复杂,如何实现LDPC码译码器成为了人们研究的重 ...
https://www.eeworm.com/dl/514/12291.html
下载: 162
查看: 1078

学术论文 高速FIR数字滤波器在FPGA上的实现

常用的实时数字信号处理的器件有可编程的数字信号处理(DSP)芯片(如AD系列、TI系列)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)等。在工程实践中,往往要求对信号处理要有高速性、实时性和灵活性,而已有的一些软件和硬件实现方式则难以同时达到这几方面的要求。随着可编程逻辑器件和EDA技术的发展,使用FPGA来实现数字信号 ...
https://www.eeworm.com/dl/514/12376.html
下载: 118
查看: 1092

学术论文 高吞吐量LDPC码编码构造及其FPGA实现

低密度校验码(LDPC,Low Density Parity Check Code)是一种性能接近香农极限的信道编码,已被广泛地采用到各种无线通信领域标准中,包括我国的数字电视地面传输标准、欧洲第二代卫星数字视频广播标准(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至将来4G通信系统中的核 ...
https://www.eeworm.com/dl/514/12377.html
下载: 180
查看: 1144

学术论文 高效的CABAC解码器设计及FPGA实现

H.264/AVC是ITU与ISO/IEC(International Standard Organization/Intemational Electrotechnical Commission国际标准化组织/国际电工委员会)联合推出的活动图像编码标准。作为最新的国际视频编码标准,H.264/AVC与MPEG-4、H.263等视频编码标准相比,性能有了很大提高,并已在流媒体、数字电视、电话会议、视频存储等诸多领域 ...
https://www.eeworm.com/dl/514/12386.html
下载: 102
查看: 1142

学术论文 图像压缩和AES加密算法的实现

本文对基于FPGA的CCSDS图像压缩和AES加密算法的实现进行了研究。主要完成的工作有: (1)深入研究CCSDS图像压缩算法,并根据其编码方案,设计并实现了相应的编解码器。从算法性能和硬件实现复杂度两个方面,将该算法与具有类似算法结构的JPEG2000和SPIHT图像压缩算法作比较分析; (2)利用硬件描述语言VerilogHDL实现CCSDS图 ...
https://www.eeworm.com/dl/514/12411.html
下载: 41
查看: 1095

技术教程 stm32硬件开发实用指南

这份应用笔记描述了stm32硬件实现特性如电源提供,时钟管理,重置控制,启动模式的设置和调试管理。
https://www.eeworm.com/dl/538/12489.html
下载: 134
查看: 1085

学术论文 基于FPGA的扩频通信系统的实现

扩频通信技术是信息时代的三大高技术通信传输方式之一,与常规的通信技术相比。具有低截获率、强抗噪声、抗干扰性,具有信息隐蔽和多址通信等特点,目前已从军事领域向民用领域迅速发展。在民用化之后,它被迅速推广到各种公用和专用通信网络之中,如卫星通信、数据传输、定位、测距等系统中。 扩频通信技术中,最常见的是 ...
https://www.eeworm.com/dl/514/12494.html
下载: 29
查看: 1095

学术论文 基于FPGA的雷达信号数字接收机的实现

在雷达信号侦察中运用宽带数字接收技术是电子侦察的一个重要发展方向。数字信号处理由于其精度高、灵活性强、以及易于集成等特点而应用广泛。电子系统数字化的最大障碍是宽带高速A/D变换器的高速数据流与通用DSP处理能力的不匹配。而FPGA的广泛应用,为解决上述矛盾提供了一种有效的方法。 本文利用FPGA技术,设计了具备高 ...
https://www.eeworm.com/dl/514/12497.html
下载: 186
查看: 1094

学术论文 基于FPGA的RSA加密芯片设计与实现

本文对基于脉动阵列结构的RSA公钥密码协处理器进行了深入的研究,通过对Montgomery模乘思想的深入分析,确定了免减基2算法作为模乘运算实现算法,同时系统的研究了脉动阵列结构这一专用处理器设计模型,结合器件特性设计出一种适于在FPGA上实现的模乘运算电路结构,通过引入流水线技术,实现了两次模乘运算并行处理。在此基 ...
https://www.eeworm.com/dl/514/12516.html
下载: 59
查看: 1122

学术论文 基于FPGA的Turbo码编译码器研究与实现

本文以Turbo码编译码器的FPGA实现为目标,对Turbo码的编译码算法和用硬件语言将其实现进行了深入的研究。 首先,在理论上对Turbo码的编译码原理进行了介绍,确定了Max-log-MAF算法的译码算法,结合CCSDS标准,在实现编码器时,针对标准中给定的帧长、码率与交织算法,以及伪随机序列模块与帧同步模块,提出了相应解决方案; ...
https://www.eeworm.com/dl/514/12520.html
下载: 126
查看: 1079