搜索结果

找到约 58,809 项符合 硬件实现 的查询结果

按分类筛选

显示更多分类

无线通信 酒后驾车监测追踪车载系统硬件设计

为了减少酒驾所造成的交通事故的发生,提出了一种基于GSM-GPS的酒后驾车监测追踪车载系统。设计实现了该系统主控模块、酒精浓度检测模块、GPS定位模块、GSM无线数据传输模块、报警显示模块的硬件部分。经过测试,各模块工作正常。该系统具有快速检测,准确定位,实时追踪等优点。 ...
https://www.eeworm.com/dl/510/36461.html
下载: 133
查看: 1027

无线通信 软件无线电中AM调制解调算法的DSP实现

软件无线电的思想已推广到无线电通信领域, 该技术依托于宽频段、特性均匀的天线, 高速的ADö DA 芯片,可编程大规模逻辑门阵列, 通用高速的DSP 数字信号处理芯片等硬件技术。介绍了AM 调制和解调的数字化实现方法, 给出了基于TM S320C32 DSP 芯片实现AM 调制解调算法的主要源程序。经测试, 该软件设计在软件无线电硬件平 ...
https://www.eeworm.com/dl/510/36531.html
下载: 29
查看: 1108

ARM 基于ARM9的WEB服务器设计与实现

设计并实现了一种基于S3C2440开发板上使用linux操作系统做为开发平台,开发并实现了嵌入式Web服务。介绍了此系统的硬件组成部分和软件组成部分。此系统融入了嵌入式,网络通信等技术。在对建好的Web服务器测试表明系统稳定,反应速度快,便于控制。并且该方案具有成本低、体积小、易于安装等优点,具有广阔的应用前景。 ...
https://www.eeworm.com/dl/553/36608.html
下载: 147
查看: 1052

ARM 基于ARM和DM9000的网卡接口设计与实现

针对ARM CPU S3C2410的特点,设计开发了外围网卡接口平台,通过驱动程序对以太网控制芯片DM9000的控制,实现了网络数据传输功能。硬件方面主要涉及以太网网络接口的设计,软件方面主要是设计以太网控制芯片驱动程序。该嵌入式系统网络接入方案具有硬件接口简单、外围器件少、价格低廉、开发周期短等特点 ...
https://www.eeworm.com/dl/553/36649.html
下载: 193
查看: 1060

可编程逻辑 基于FPGA的跳频系统快速同步算法设计与实现

同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明 ...
https://www.eeworm.com/dl/kbcluoji/38854.html
下载: 123
查看: 1066

可编程逻辑 基于Xilinx FPGA的HDUSec-网络行为分析监控系统的设计与实现(含源代码)

  系统实现计划:   1、首先是熟悉NetFPGA平台,并进行平台搭建,NetFPGA通过计算机的PCI接口与上位机进行数据交互和系统设置等工作;   2、根据NetFPGA的路由器功能对其进行硬件代码的编写和改进;   3、接下来是使用C语言编写网络行为记录器;   4、设计管理系统、Web服务器、数据库。 ...
https://www.eeworm.com/dl/kbcluoji/39112.html
下载: 198
查看: 1036

可编程逻辑 中兴通讯硬件巨作:信号完整性基础知识

中兴通讯硬件一部巨作-信号完整性 近年来,通讯技术、计算机技术的发展越来越快,高速数字电路在设计中的运用越来 越多,数字接入设备的交换能力已从百兆、千兆发展到几十千兆。高速数字电路设计对信 号完整性技术的需求越来越迫切。 在中、 大规模电子系统的设计中, 系统地综合运用信号完整性技术可以带来很多好处 ...
https://www.eeworm.com/dl/kbcluoji/39123.html
下载: 41
查看: 1045

可编程逻辑 AES中SubBytes算法在FPGA的实现

介绍了AES中,SubBytes算法在FPGA的具体实现.构造SubBytes的S-Box转换表可以直接查找ROM表来实现.通过分析SubBytes算法得到一种可行性硬件逻辑电路,从而实现SubBytes变换的功能.
https://www.eeworm.com/dl/kbcluoji/40263.html
下载: 65
查看: 1037

可编程逻辑 基于FPGA 的方向滤波器指纹图像增强算法实现

设计了一种基于FPGA纯硬件方式实现方向滤波的指纹图像增强算法。设计采用寄存器传输级(RTL)硬件描述语言(Verilog HDL),利用时分复用和流水线处理等技术,完成了方向滤波指纹图像增强算法在FPGA上的实现。整个系统通过了Modelsim的仿真验证并在Terasic公司的DE2平台上完成了硬件测试。设计共消耗了3716个逻辑单元,最高 ...
https://www.eeworm.com/dl/kbcluoji/40323.html
下载: 141
查看: 1062

可编程逻辑 高性能PCB设计的工程实现

一、PCB设计团队的组建建议 二、高性能PCB设计的硬件必备基础三、高性能PCB设计面临的挑战和工程实现 1.研发周期的挑战 2.成本的挑战 3.高速的挑战 4.高密的挑战 5.电源、地噪声的挑战 6.EMC的挑战 7.DFM的挑战四、工欲善其事,必先利其器摘要:本文以IT行业的高性能的PCB设计为主线,结合Cadence在高速PCB设计方面的强大功 ...
https://www.eeworm.com/dl/kbcluoji/40331.html
下载: 60
查看: 1033