搜索结果

找到约 745 项符合 相位累加 的查询结果

学术论文 FIR数字滤波的FPGA实现

· 摘要:  随着数字技术的发展,数字滤波器的功能越来越受到人们的注意和广泛应用,它有精度高、灵活性大等突出特点.FIR数字滤波具有稳定性高,严格的线性相位,能用FFT算法实现等特点.通过FPGA实现FIR数字滤波具有实时性高、处理速度快、精度高的特点.文章先通过MatIab DSP Builder设计出FIR滤波器模型,然后利用Sim ...
https://www.eeworm.com/dl/514/14071.html
下载: 192
查看: 1054

VHDL/Verilog/EDA源码 FIFO FPGA

异步FIFO是一种先进先出的电路,使用在需要产时数据接口的部分,用来存储、缓冲在两个异步时钟之间的数据传输。在异步电路中,由于时钟之间周期和相位完全独立,因而数据的丢失概率不为零。如何设计一个高可靠性、高速的异步FIFO电路便成为一个难点。本设计介绍解决这一问题的一种方法。本设计采用VHDL语言的形式,在Quartu ...
https://www.eeworm.com/dl/504/14089.html
下载: 157
查看: 1083

学术论文 算法FPGA实现的直接数字频率合成器

高精度的信号源是各种测试和实验过程中不可缺少的工具,在通信、雷达、测量、控制、教学等领域应用十分广泛。传统的频率合成方法设计的信号源在功能、精度、成本等方面均存在缺陷和不足,不能满足电子技术的发展要求,直接数字合成(Direct Digital Synthesis)DDS技术可以提供高性能、高频高精度的信号源,方便地获得分辨 ...
https://www.eeworm.com/dl/514/14321.html
下载: 122
查看: 1034

学术论文 基于FPGA的可编程m序列发生器的实现

· 摘要:  本文研究了由线性反馈移位寄存器(Linear Feedback Shift Registers,LFSR)生成m序列的原理,并对LFSR电路结构作了改进,利用基于现代DSP技术的DSP Builder软件,设计了一种周期、相位可调的m序列发生器.经调试与仿真,结果表明该方法硬件结构简单、开发周期短,为系统设计或测试带来很大的便利.   ...
https://www.eeworm.com/dl/514/14562.html
下载: 73
查看: 1149

单片机相关 串口猎人 ( Serial Hunter ) V31

在V29的版本上升级。发布日期2011-08-19. -------------------------------------------------------------------------------- 欢迎使用免费软件《串口猎人》V31 ! -------------------------------------------------------------------------------- 友情提醒1:本软件如有新版本,将发布到我的博客《匠人的百宝箱》, ...
https://www.eeworm.com/dl/549/15282.html
下载: 75
查看: 1090

开发工具 一款带CRC计算的串口调试软件

ecom串口助手是一款带CRC计算的串口(RS232)调试软件。由我爱IC导航网工作室开发(http://www.52ic.net/)。ecom串口助手支持常用的110 ~ 921600bps波特率,能设置校验、数据位和停止位,能以ASCII码或十六进制接收或发送任何数据或字符(包括中文),能发送任意大小的文本文件,可以任意设定自动发送周期,并能将接收数据保存 ...
https://www.eeworm.com/dl/550/15983.html
下载: 51
查看: 1138

技术书籍 通信接口——编解码

通信接口--编解码 曼彻斯特编码(Manchester Encoding),也叫做相位编码(PE),是 一个同步时钟编码技术,被物理层使用 来编码一个同步位流的时钟和数据
https://www.eeworm.com/dl/537/17111.html
下载: 168
查看: 1045

行业应用文档 北斗导航空间信号接口控制文件

北斗卫星导航系统空间信号接口控制文件 1 文件范畴 2 系统概述 2.1 空间星座 2.2 坐标系统 2.3 时间系统 3 B1 信号规范 3.1 信号结构和基本特性参数 3.1.1信号结构 3.1.2信号基本特性 3.2 射频信号特性 3.2.1载波频率 3.2.2卫星信号工作带宽 ...
https://www.eeworm.com/dl/509/17147.html
下载: 173
查看: 1094

教程资料 本文介绍了如何用VHDL进行DDS的设计

本文介绍了如何用VHDL进行DDS的设计,其中关键的相位累加器,正弦信号发生器等用VHDL描述
https://www.eeworm.com/dl/fpga/doc/17481.html
下载: 97
查看: 1076

教程资料 IIR滤波器的FPGA 实现方法

介绍了IIR 滤波器的FPGA 实现方法,给出了 IIR 数字滤波器的时序控制、延时、补码乘法和累加四个模块的设计方法,并用VHDL和FPGA 器件实现了IIR 数字滤波。
https://www.eeworm.com/dl/fpga/doc/17781.html
下载: 174
查看: 1132