搜索结果
找到约 18,486 项符合
直接数字合成器 的查询结果
按分类筛选
VHDL/FPGA/Verilog FPGA上的VERILOG语言编程。通过查找表实现直接数字频率合成。在主控部分通过键盘选择正弦波
FPGA上的VERILOG语言编程。通过查找表实现直接数字频率合成。在主控部分通过键盘选择正弦波,方波,三角波,斜波,以及四种波形的任意两种的叠加,以及四种波形的叠加;通过控制频率控制字C的大小,以控制输出波形频率,实现1Hz的微调;通过地址变换实现波形相位256级可调;通过DAC0832使波形幅值256级可调;通过FPGA内部RA ...
系统设计方案 摘要:介绍了基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器的基本原理
摘要:介绍了基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器的基本原理,并在此基础上给出了基于CPLD的各模块设计方法及其VHDL源程序
单片机开发 基于MCU51与直接数字频率合成芯便AD9850产生5HZ正弦波源程序
基于MCU51与直接数字频率合成芯便AD9850产生5HZ正弦波源程序
单片机开发 直接数字频率合成(DDS)程序,使用adc9851芯片
直接数字频率合成(DDS)程序,使用adc9851芯片
文件格式 直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS
直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。
VHDL/FPGA/Verilog 一个直接数字频率合成的查表程序,VHDL语言,使用7128调试通过
一个直接数字频率合成的查表程序,VHDL语言,使用7128调试通过
文章/文档 本系统基于直接数字频率合成技术;以凌阳SPCE061A单片机为控制核心;采用宽带运放AD811和AGC技术使得50Ω负
本系统基于直接数字频率合成技术;以凌阳SPCE061A单片机为控制核心;采用宽带运放AD811和AGC技术使得50Ω负
单片机开发 1、直接数字频率合成的单片机代码。 2、重要采用ADI公司提出的DDS芯片AD9954来实现直接数字频率合成。
1、直接数字频率合成的单片机代码。
2、重要采用ADI公司提出的DDS芯片AD9954来实现直接数字频率合成。
VHDL/FPGA/Verilog 直接频率合成器
直接频率合成器,采用verilog hdl
单片机开发 直接数字频率合成,我在全国电子设计大赛的时候所用的程序
直接数字频率合成,我在全国电子设计大赛的时候所用的程序