搜索结果
找到约 3,634 项符合
电流采样 的查询结果
按分类筛选
其他书籍 高速采样保持放大器AD781
高速采样保持放大器AD781,最适合刚刚的初学者
系统设计方案 摘要:分析了影响同步电动机矢m:控制电流控制环动态特性的主要因索.指出同步电动机反电动势是 其中最重要的{一扰因索针对通常采用的F I(比例一积分)电流调 y器因下作频带的限制无法在较高转速时 抑
摘要:分析了影响同步电动机矢m:控制电流控制环动态特性的主要因索.指出同步电动机反电动势是
其中最重要的{一扰因索针对通常采用的F I(比例一积分)电流调 y器因下作频带的限制无法在较高转速时
抑制反电动势的影响.提出了前馈补偿和变电流环增益的设计方法.少}应用于基于数-f_信写处理器的矢m:控
制系统给出了系统结构及软 ...
VHDL/FPGA/Verilog A/D采样控制模块设计 A/D采样控制模块负责控制外部ADC0809芯片多路模拟输入量的选通以及实现对A/D采样过程的合理控制。此部分的设计根据《EDA技术与VHDL》P211——P212的例8
A/D采样控制模块设计
A/D采样控制模块负责控制外部ADC0809芯片多路模拟输入量的选通以及实现对A/D采样过程的合理控制。此部分的设计根据《EDA技术与VHDL》P211——P212的例8-2编写,所不同的是这里将书中“ADDA<=1”的赋值语句改为“ADDA <=EN”,EN是所设置的输入按键用来控制INO与IN1间的通道选择。 ...
串口编程 UART 处理的是并行数据转换为串行信号和串行信号转换为并行数据。现有的时钟不精确,这就需要用一个远高于波特率的本地时钟信号对输入信号不断采样,以不断让接收器与发送器保持同步。
UART 处理的是并行数据转换为串行信号和串行信号转换为并行数据。现有的时钟不精确,这就需要用一个远高于波特率的本地时钟信号对输入信号不断采样,以不断让接收器与发送器保持同步。
VHDL/FPGA/Verilog 关键字: 基带 采样 频谱 信号
关键字: 基带 采样 频谱 信号
微处理器开发 TMS320F2812 DSP编程之AD采样精度的校准算法
TMS320F2812 DSP编程之AD采样精度的校准算法
通讯/手机编程 %BPSK载波调制信号的生成及其频谱分析 %输入:数据率/仿真时间/中频载波频率/系统采样率 %输出:BPSK信号的时域波形及其频谱
%BPSK载波调制信号的生成及其频谱分析
%输入:数据率/仿真时间/中频载波频率/系统采样率
%输出:BPSK信号的时域波形及其频谱
DSP编程 电机最小电流控制程序
电机最小电流控制程序,由汇编语言编写,试验中证明效果很好
matlab例程 本程序用于电力系统对称三相短路电流计算
本程序用于电力系统对称三相短路电流计算,由matlab语言实现。
其他 采用离散傅立叶变换(DFT)实现对采样得到的波形数据文件进行频谱分析的一般方法
采用离散傅立叶变换(DFT)实现对采样得到的波形数据文件进行频谱分析的一般方法