搜索结果
找到约 11,416 项符合
电机动态理论 的查询结果
可编程逻辑 FPGA与ARM EPI通信,控制16路步进电机和12路DC马达 VHDL编写的
FPGA与ARM EPI通信,控制16路步进电机和12路DC马达 VHDL编写的,,,,,
可编程逻辑 FPGA在多轴步进电机控制器中的应用
电机控制
可编程逻辑 基于FPGA部分动态可重构的信号解调系统的实现
    针对调制样式在不同环境下的变化,采用了FPGA部分动态可重构的新方法,通过对不同调制样式信号的解调模块的动态加载,来实现了不同环境下针对不同调制样式的解调。这种方式比传统的设计方式具有更高的灵活性、可扩展性,并减低了成本和功耗。该设计方案同时也介绍了FPGA部分动态可重构的概念和特点,可 ...
可编程逻辑 基于NiosII软核处理器的步进电机接口设计
    NiosII软核处理器是Altera公司开发,基于FPGA操作平台使用的一款高速处理器,为了适应高速运动图像采集,提出了一种基于NiosII软核处理的步进电机接口设计,使用verilog HDL语言完成该接口设计,最后通过QuartusII软件,给出了实验仿真结果。
...
可编程逻辑 基于Stellaris M3的无刷直流电机控制系统
本系统是基于LM3S8971实现了通过Ethernet或者CAN总线来控制无刷直流电机,可以实现无刷直流电机有方波传感器和方波无传感器运行,同时支持有传感器正弦波运行。
可编程逻辑 基于动态可重构FPGA的容错技术研究
针对重构文件的大小、动态容错时隙的长短、实现的复杂性、模块间通信方式、冗余资源的比例与布局等关键问题进行了分析。并对一些突出问题,提出了基于算法和资源多级分块的解决方法,阐述了新方法的性能,及其具有的高灵活性高、粒度等参数可选择、重构布线可靠性高、系统工作频率有保障的优点。
...
可编程逻辑 WP370 -采用智能时钟门控技术降低动态开关功耗
 
赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下 ...
可编程逻辑 基于GAL器件的步进电机控制器的研究与设计
基于GAL器件的步进电机控制器的研究与设计
采用GAL控制脉冲分配的逻辑设计
若采用集成电路芯片来实现三相六拍步进电机的
控制,所用器件较多! 电路一般比较复杂# 为了满足电机
转速的二分频! 在同一时钟频率控制下! 必须利用一个
3 型触发器! 通过; 参与组合逻辑来实现# 其逻辑电路
如图D 所示# ;H 为控制信号! ...
可编程逻辑 用Xilinx CPLD作为电机控制器
用Xilinx CPLD作为电机控制器
可编程逻辑 传输线理论与阻抗匹配
传输线理论与阻抗匹配
傳輸線理論