搜索结果
找到约 11,416 项符合
电机动态理论 的查询结果
DSP编程 DSP TMS320LF2407最小系统的研究
本文设计的DSP最小系统可用于本科生参加电子设计大赛,也可对研究生的基本技能训练起到较好的作用,为以后完成毕业论文提供DSP相关的理论。硬件是由TI公司专门为电力电子和电机控制而开发的16为定点数字信号处理芯片TMS320LF2407为核心,辅以相应的电源、时钟、复位、和JTAG接口电路,构成了一个DSP最小系统。完成BSP最小系 ...
DSP编程 DSP的聚光光伏发电自动跟踪系统的设计
为提高聚光光伏发电的太阳能利用率,提出了一种环形轨道式光伏发电双轴跟踪系统的设计方案。系统采用DSP控制伺服电机的方法,利用空间电压矢量脉宽调制(SVPWM)技术,形成了闭环的位置伺服控制。通过MATLAB/SIMULINK进行了速度环仿真,结果表明该系统运行稳定,具有较好的静态和动态特性。 ...
教程资料 FPGA与ARM EPI通信,控制16路步进电机和12路DC马达 VHDL编写的
FPGA与ARM EPI通信,控制16路步进电机和12路DC马达 VHDL编写的,,,,,
教程资料 FPGA在多轴步进电机控制器中的应用
电机控制
教程资料 基于FPGA部分动态可重构的信号解调系统的实现
    针对调制样式在不同环境下的变化,采用了FPGA部分动态可重构的新方法,通过对不同调制样式信号的解调模块的动态加载,来实现了不同环境下针对不同调制样式的解调。这种方式比传统的设计方式具有更高的灵活性、可扩展性,并减低了成本和功耗。该设计方案同时也介绍了FPGA部分动态可重构的概念和特点,可 ...
教程资料 基于NiosII软核处理器的步进电机接口设计
    NiosII软核处理器是Altera公司开发,基于FPGA操作平台使用的一款高速处理器,为了适应高速运动图像采集,提出了一种基于NiosII软核处理的步进电机接口设计,使用verilog HDL语言完成该接口设计,最后通过QuartusII软件,给出了实验仿真结果。
...
教程资料 基于动态可重构FPGA的容错技术研究
针对重构文件的大小、动态容错时隙的长短、实现的复杂性、模块间通信方式、冗余资源的比例与布局等关键问题进行了分析。并对一些突出问题,提出了基于算法和资源多级分块的解决方法,阐述了新方法的性能,及其具有的高灵活性高、粒度等参数可选择、重构布线可靠性高、系统工作频率有保障的优点。
...
教程资料 WP370 -采用智能时钟门控技术降低动态开关功耗
 
赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下 ...
教程资料 用Xilinx CPLD作为电机控制器
用Xilinx CPLD作为电机控制器
通信网络 多载波扩频通信的Rake接收机理论研究及FPGA实现
一篇关于Rake接收的很好的论文,多载波扩频通信的Rake接收机理论研究及FPGA实现。