搜索结果
找到约 13,240 项符合
电压频率转换 的查询结果
按分类筛选
教程资料 电子设计大赛二等奖:用单片机控制CPLD转换高精度数据
此代码是我们在单片机来控制CPLD记数,然后读出并转换数据,精度很高,在我们学校的电子设计大赛上还获的了二等奖
教程资料 用FPGA控制ADC0809的转换时序来完成模/数转换
自己课程设计写的程序,用FPGA控制ADC0809的转换时序来完成模/数转换,然后将转换完的数字信号传递给0832
教程资料 使用VHDL编写的频率的精确测量方法的代码
文档中给出了使用VHDL编写的频率的精确测量方法的代码,同时还有cPLD与e2rom等的接口代码
教程资料 用单片机AT89s52和epm7128设计的频率计
用单片机AT89s52和epm7128设计的频率计
教程资料 基于CPLD的二进制码转换为二十进制(BCD)码的电路
基于CPLD的二进制码转换为二十进制(BCD)码的电路[1].pdf
教程资料 数控振荡器的频率控制字寄存器、相位控制字寄存器、累加器和加法器可以用VHDL语言描述
数控振荡器的频率控制字寄存器、相位控制字寄存器、累加器和加法器可以用VHDL语言描述,集成在一个模块中,提供VHDL源程序供大家学习和讨论。\r\n
教程资料 JTAG CPLD实现源代码
JTAG CPLD实现源代码,比用简单并口调试器快5倍以上。\r\n以前总觉得简单的并口jtag板速度太慢,特别是调试bootloader的时候,简直难以忍受。最近没什么事情,于是补习了几天vhdl,用cpld实现了一个快速的jtag转换板。cpld用epm7128stc100-15,晶振20兆,tck频率5兆。用sjf2410作测试,以前写50k的文件用时5分钟,现在则是5 ...
教程资料 在EDA中基于数字频率合成器的FPGA实现
在EDA中,基于数字频率合成器的FPGA实现
教程资料 基于ARM平台的等精度数字显示频率计的设计
基于ARM平台的等精度数字显示频率计的设计,已通过测试
教程资料 用vhdl编写的基于fpga的数字频率计程序算法
用vhdl编写的基于fpga的数字频率计程序算法