搜索结果
找到约 102,302 项符合
用vhdl实现数字钟 的查询结果
按分类筛选
单片机编程 单片机应用技术选编9
单片机应用技术选编(9) 目录 第一章 专题论述1.1 集成电路进入片上系统时代(2)1.2 系统集成芯片综述(10)1.3 Java嵌入技术综述(18)1.4 Java的线程机制(23)1.5 嵌入式系统中的JTAG接口编程技术(29)1.6 EPAC器件技术概述及应用(37)1.7 VHDL设计中电路简化问题的探讨(42)1.8 8031芯片主要模块的VHDL描述与仿真(48)1.9 ISP技术在 ...
单片机编程 用VHDL语言进行MCS-51兼容单片机ip核开发
用VHDL语言进行MCS-51兼容单片机ip核开发
教程资料 quartus ii 数字钟设计
quartus ii 数字钟设计 东南大学大二电路实验验收资料
教程资料 用VerilogHDL实现基于FPGA的通用分频器的设计
用VerilogHDL实现基于FPGA的通用分频器的设计
可编程逻辑 quartus ii 数字钟设计
quartus ii 数字钟设计 东南大学大二电路实验验收资料
可编程逻辑 基于Protel的数字钟双面电路板设计
针对数字钟双面板设计较为复杂的问题,利用国内知名度最高、应用最广泛的电路辅助设计软件Protel dxp 2004进行了电路板设计,本文提供了设计的一些方法和技巧,快速、准确地完成数字钟双面电路板的设计,采用双面板设计,布线面积是同样大小的单面板面积的两倍,其布线可以在两面间互相交错,所以更节省空间。
...
可编程逻辑 用VerilogHDL实现基于FPGA的通用分频器的设计
用VerilogHDL实现基于FPGA的通用分频器的设计
可编程逻辑 基于Verilog HDL设计的多功能数字钟
本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成综合、仿真。此程序通过下载到FPGA 芯片后,可应用于实际的数字钟显示中。
关键词:Verilog HDL;硬件描述语言;FPGA
Abstract: In this ...
数值算法/人工智能 一个用Basic实现的B-Tree算法
一个用Basic实现的B-Tree算法
数值算法/人工智能 用C++实现的B-Tree算法
用C++实现的B-Tree算法