搜索结果
找到约 24,516 项符合
现场编程 的查询结果
按分类筛选
- 全部分类
- 学术论文 (177)
- 单片机编程 (22)
- 技术资料 (20)
- 教程资料 (17)
- VIP专区 (14)
- 可编程逻辑 (12)
- VHDL/FPGA/Verilog (8)
- 系统设计方案 (6)
- 其他 (6)
- 模拟电子 (5)
- 技术书籍 (5)
- 单片机开发 (3)
- 文章/文档 (3)
- DSP编程 (3)
- 教程资料 (2)
- 电源技术 (2)
- 通信网络 (2)
- 电子书籍 (2)
- 软件工程 (2)
- 电子书籍 (2)
- FPGA (1)
- 单片机 (1)
- EDA相关 (1)
- 其他文档 (1)
- 嵌入式综合 (1)
- 工控技术 (1)
- 测试测量 (1)
- 其他书籍 (1)
- 软件设计/软件工程 (1)
- Linux/Unix编程 (1)
- 汇编语言 (1)
- Java编程 (1)
- 技术教程 (1)
- 应用设计 (1)
- 书籍 (1)
可编程逻辑 西门子PLC编程教程
S7-300/400 的基本结构S7-300/400 属于模块式PLC,主要由机架、CPU 模块、信号模块、功能模块、接口模块、通信处理器、电源模块和编程设备组成
可编程逻辑 一种混沌伪随机序列发生器的FPGA实现
随着混沌理论应用于产生伪随机序列的发展,用现场可编程逻辑门阵列实现了基于TD—ERCS混沌的伪随机序列发生器.为了便于硬件实现并减少硬件占用资源.对原算法(即基于TD—ERCS构造伪随机序列发生器的算法)进行了适当改进,密钥空间缩减到2⋯.设计采用双精度浮点运算,选用Cyclone系列的EPIC20F400芯片。完成了CPRSG的 ...
可编程逻辑 基于 FPGA 的实时 QRS 波检测系统设计
根据在线心电信号自动分析系统的实时性要求,提出了一种基于现场可编程门阵列的QRS波检测解决方案和硬件结构。该方案采用离散小波变换(DWT)算法结合阈值检测算法进行特征点提取,克服了传统算法受噪声、基漂、杂波等影响的缺点,逻辑简单,适合硬件实现。 ...
可编程逻辑 采用FPGA的多路高压IGBT驱动触发器研制
为有效控制固态功率调制设备,提高系统的可调性和稳定性,介绍了一种基于现场可编程门阵列( FPGA)和微控制器(MCU) 的多路高压IGBT 驱动触发器的设计方法和实现电路。该触发器可选择内或外触发信号,可遥控或本控,能产生多路频率、宽度和延时独立可调的脉冲信号,信号的输入输出和传输都使用光纤。将该触发器用于高压IGBT(3300 V ...
可编程逻辑 SLPC可编程调节器的基本使用
1、能读懂显示器的数字意义。2、能正确装卸整定盘,合理检查调节器的工作状况。3、能正确设置给定值、正反作用方式、量程设置等基本操作。熟悉SLPC可编程调节器的工作原理及结构特点,明确其主要功能。重点:熟悉调节器的功能与结构特点,学会其基本操作。难点:SLPC可编程调节器的合理操作。解决办法:教师操作演示的知识 ...
可编程逻辑 可编程安全系统、安全总线系统
可编程安全系统,安全总线系统模块化安全继电器-PNOZMULTI基础单元,输出扩展模块,输入扩展模块,速度监视模块,通讯扩避展模块等内容。
可编程逻辑 基于FPGA的射频热疗系统的设计
采用高精度数字温度传感器DS18B20与可编程逻辑器件FPGA实现温度测量与控制,并进行温度场的测量与控制实验。实验表明,一维控制器控制精度不够,温度超调比较大(1 ℃),而二维控制器的温度超调就比较小(0.5 ℃)。因此,所设计的射频温度场温度测量与控制的方法满足热疗要求。与传统方法相比,该系统具有设计灵活、现场 ...
可编程逻辑 基于FPGA的PAL-VGA转换器的实现
介绍了基于Xilinx Spartan- 3E FPGA XC3S250E 来完成分辨率为738×575 的PAL 制数字视频信号到800×600 的VGA 格式转换的实现方法。关键词: 图像放大; PAL; VGA; FPGA
目前, 绝大多数监控系统中采用的高解析度摄像机均由47 万像素的CCD 图像传感器采集图像, 经DSP 处理后输出的PAL 制数字视频信号不能直接在VGA 显示器上显 ...
可编程逻辑 基于FPGA的高速串行传输接口研究与实现
摘 要:介绍了FPGA最新一代器件Virtex25上的高速串行收发器RocketIO。基于ML505开发平台构建了一个高速串行数据传输系统,重点说明了该系统采用RocketIO实现1. 25Gbp s高速串行传输的设计方案。实现并验证了采用FPGA完成千兆串行传输的功能目标,为后续采用FPGA实现各种高速协议奠定了良好的基础。关键词: FPGA;高速串行传输; ...
可编程逻辑 基于FPGA的多路高速串并转换器设计
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...