搜索结果
找到约 1,886 项符合
环签名 的查询结果
按分类筛选
其他 用一片CPLD实现数字锁相环,用VHDL或V语言.rar
用一片CPLD实现数字锁相环,用VHDL或V语言
学术论文 FPGA内全数字延时锁相环的设计.rar
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目 ...
学术论文 FPGA内嵌200MHz低噪声锁相环时钟发生器
FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出 ...
学术论文 基于DSP、FPGA闭环光纤陀螺仪
光纤陀螺仪是激光陀螺的一种,它采用的是Sagnac干涉原理,以激光作为光源,用光纤构成环形光路并检测出由正反时针沿光纤传输的两束光,随光纤环转动而产生的两路激光束之间的相位差,由此计算出旋转的角速度。本论文所讨论的干涉型闭环光纤陀螺的实现是基于DSP和PGGA两个数字器件所搭建起来的,本章围绕着这两个器件来说明 ...
学术论文 椭圆曲线密码体制的数字签名算法
随着计算机运算速度的提高和计算机网络的发展,基于离散对数问题和大整数因子分解问题的数字签名算法越来越不能满足信息安全的需要。为了满足信息安全的要求,安全性依赖于椭圆曲线离散对数困难问题(ECDLP)的椭圆曲线密码体制是当前密码学界研究的热点之一。现有的求解ECDLP的算法都是全指数时间复杂度的算法。由于专用集成 ...
学术论文 应用于十万门FPGA的全数字锁相环设计
在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
学术论文 基于FPGA的全数字锁相环的设计
随着现代集成电路技术的发展,锁相环已经成为集成电路设计中非常重要的一个部分,所以对锁相环的研究具有积极的现实意义。然而传统的锁相环大多是数模混合电路,在工艺上与系统芯片中的数字电路存在兼容问题。因此设计一... ...
其他文档 ISO 4-20mA中文资料,电流环隔离芯片
ISO 4-20mA电流环隔离芯片是单片两线制隔离接口芯片,该IC内部包含有电流信号调制解调电路、信号耦合隔离变换电路等。很小的输入等效电阻,使该IC的输入电压达到超宽范围(7.5—32V),以满足用
电机控制 基于DSP的交流异步电机闭环矢量解耦控制系统
·基于DSP的交流异步电机闭环矢量解耦控制系统
技术书籍 锁相环频率合成器(Motorola 集成电路应用技术丛书)
·锁相环频率合成器(Motorola 集成电路应用技术丛书)