搜索结果
找到约 18,505 项符合
状态寄存器 的查询结果
按分类筛选
- 全部分类
- 单片机编程 (58)
- 技术资料 (17)
- 学术论文 (11)
- 单片机开发 (10)
- VHDL/FPGA/Verilog (10)
- 微处理器开发 (6)
- 其他书籍 (6)
- DSP编程 (3)
- 可编程逻辑 (2)
- 接口技术 (2)
- 汇编语言 (2)
- 嵌入式/单片机编程 (2)
- 操作系统开发 (2)
- 其他嵌入式/单片机内容 (2)
- 电子书籍 (2)
- 书籍源码 (1)
- 模拟电子 (1)
- 教程资料 (1)
- 通信网络 (1)
- 嵌入式综合 (1)
- 无线通信 (1)
- 通讯编程文档 (1)
- 文章/文档 (1)
- 编译器/解释器 (1)
- 网络 (1)
- 嵌入式Linux (1)
- matlab例程 (1)
- 其他 (1)
- 软件设计/软件工程 (1)
- 源码 (1)
- 论文 (1)
- 笔记 (1)
- VIP专区 (1)
微处理器开发 一个微处理器的模似器
一个微处理器的模似器,用JAVA写的,有15条指令,可执行简单的程序,并可单步执行,观看寄存器结果
uCOS 这是一个定时器timer的驱动程序
这是一个定时器timer的驱动程序,包括最接近底层的寄存器操作和str710的板子初始化的代码,相当详细。
单片机开发 用8253作为秒定时器
用8253作为秒定时器,每0.1秒8253周期定时中断,8253的OUT0接到8259的IRO端,8259向8086产生中断请求,中断类型号为08H。程序开辟秒、分、小时、寄存器单元,秒寄存器每记数满60,分寄存器值加1,同时秒寄存器清0。分寄存器每记数满60,小时寄存器值加1,同时分寄存器清0。秒、分、小时寄存器中的二进制值转换成BCD码后,送 ...
嵌入式/单片机编程 * 一、功能: Timestamp驱动演示代码. * 二、该源码需要硬件开发板的支持,因为ISS对Timestamp定时器的模拟还不够精确 * 如果将该源码运行于ISS模式下,将得不到精确的结
* 一、功能: Timestamp驱动演示代码.
* 二、该源码需要硬件开发板的支持,因为ISS对Timestamp定时器的模拟还不够精确
* 如果将该源码运行于ISS模式下,将得不到精确的结果
* 三、运行前提:
* 1. 选择包含JTAG_UART和定时器的NiosII系统(ptf文件)
* 其中的定时器要求:
* (1) 具备可写的period寄存器
* (2) 具备可读 ...
单片机开发 程序中调用定时器TMR0实现的延时程序完成点灯程序
程序中调用定时器TMR0实现的延时程序完成点灯程序,要求定义端口的数据寄存器地址等基本参数。
其他书籍 1984年出版
1984年出版,成型于美国麻省理工学院(MIT)多年使用的一本教材,1996年修订为第2版。在过去的二十多年里,本书对于计算机科学的教育计划产生了深刻的影响。
本版中大部分重要程序设计系统都重新修改并做过测试,包括各种解释器和编译器。
目录
出版者的话
专家指导委员会
序
第2版前言
第1版前言
致谢
第1章 构造过程抽象 ...
VHDL/FPGA/Verilog 台湾人梁奕智写的VHDL编程学习的PPT讲义
台湾人梁奕智写的VHDL编程学习的PPT讲义,里面包括内容有D触发器、寄存器、累加器、计数器、有限状态机等非常有用的内容。
VHDL/FPGA/Verilog 。介绍了内插器和抽取器这2种CIC滤波器各自的结构与性能
。介绍了内插器和抽取器这2种CIC滤波器各自的结构与性能,从数学上分析了其性能及其与FIR
滤波器的关系,从频域上展示了其本质。并讨论其内部寄存器的最小位宽与溢出保护,最后介绍了抽取器与内插器分
别在FPGA上的一般实现方法,并指出了一些提高实现性能的措施与建议 ...
单片机开发 P89V51RD2具有一个可编程的看门狗定时器(WDT)
P89V51RD2具有一个可编程的看门狗定时器(WDT),可用于系统故障安全保护,防止软件死锁和自动恢复。WDT在CPU落入软件运行失控的情况下可作为一种恢复的方法。P89V51RD2有两个特殊功能寄存器WDTC(地址0xC0)和WDTD(地址0x85)用于看门狗功能,有关这两个寄存器的详细注解参见 ...
VHDL/FPGA/Verilog EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器
--- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。
UART 接收器
--- 串行数据帧和接收时钟是异步的,发送来的数据由逻 ...