搜索结果

找到约 180 项符合 激励 的查询结果

学术论文 全数字化超声诊断仪中的应用研究

数字超声诊断设备在临床诊断中应用十分广泛,研制全数字化的医疗仪器已成为趋势。尽管很多超声成像仪器设计制造中使用了数字化技术,但是我们可以说现代VLSI 和EDA 技术在其中并没有得到充分有效的应用。随着现代电子信息技术的发展,PLD 在很多与B 型超声成像或多普勒超声成像有关的领域都得到了较好的应用,例如数字通信 ...
https://www.eeworm.com/dl/514/13650.html
下载: 59
查看: 1045

学术论文 基于FPGA的ADC并行测试方法研究

高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数 ...
https://www.eeworm.com/dl/514/13846.html
下载: 53
查看: 1071

教程资料 基于 MAXII 的CPLD 对mobil dram 的读写操作

基于 MAXII 的CPLD 对mobil dram 的读写操作,内带源码和测试激励文件
https://www.eeworm.com/dl/Protel/doc/18226.html
下载: 40
查看: 1112

教程资料 基于 MAXII CPLD的对Compact_Flash的读写

基于 MAXII CPLD的对Compact_Flash的读写,擦出操作,内附测试激励文件
https://www.eeworm.com/dl/Protel/doc/18232.html
下载: 113
查看: 1078

技术书籍 基于二叉树的时序电路测试序列设计

  为了实现时序电路状态验证和故障检测,需要事先设计一个输入测试序列。基于二叉树节点和树枝的特性,建立时序电路状态二叉树,按照电路二叉树节点(状态)与树枝(输入)的层次逻辑关系,可以直观和便捷地设计出时序电路测试序列。用测试序列激励待测电路,可以验证电路是否具有全部预定状态,是否能够实现预定状态转换。 ...
https://www.eeworm.com/dl/537/20145.html
下载: 95
查看: 1066

模拟电子 基于锁相放大原理的微弱信号检测电路

针对目前成品锁相放大器价格昂贵且体积大,传统窄带滤波法性能和灵活性差的特点,设计了基于锁相放大器原理的微弱信号检测电路。本电路采用单片机作为激励信号和参考信号的发生器,利用带关断引脚的运放实现相敏检波器,整个电路仅使用了5个运算放大器和一些阻容元件。实验表明,本电路能实现了从信噪比为0.1的被测信号中提 ...
https://www.eeworm.com/dl/571/20341.html
下载: 33
查看: 1085

模拟电子 MEMS传感器的静止带宽测试

对于采用MEMS加速度计和陀螺仪的工业系统而言,优化带宽可能是关键考虑因素。这代表着精度(噪声)与响应时间之间的一种经典权衡。虽然多数MEMS传感器制造商都会给出典型带宽指标,往往还需要验证传感器或整个系统的实际带宽。在确定加速度计和陀螺仪的带宽特性时,一般需要使用振动台或其他机械激励源。要精确确定特性,需 ...
https://www.eeworm.com/dl/571/20544.html
下载: 48
查看: 1170

模拟电子 一种X波段频率合成器的设计方案

  在非相参雷达测试系统中,频率合成技术是其中的关键技术.针对雷达测试系统的要求,介绍了一种用DDS激励PLL的X波段频率合成器的设计方案。文中给出了主要的硬件选择及具体电路设计,通过对该频率合成器的相位噪声和捕获时间的分析,及对样机性能的测试,结果表明该X波段频率合成器带宽为800 MHz、输出相位噪声优于-80 ...
https://www.eeworm.com/dl/571/20966.html
下载: 110
查看: 1051

模拟电子 强电磁脉冲激励对良导体的透射

计算了理想脉冲平面电磁波的穿透幅度衰减因子,并分析了理想脉冲电磁波和简谐电磁波的幅度衰减因子,根据幅度衰减因子相同的原则,给出了理想脉冲电磁波的简谐电磁波等效频率,为电磁屏蔽防护技术提供设计理论参考。 ...
https://www.eeworm.com/dl/571/21270.html
下载: 167
查看: 1023

模拟电子 使用时钟PLL的源同步系统时序分析

使用时钟PLL的源同步系统时序分析一)回顾源同步时序计算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解释以上公式中各参数的意义:Etch Delay:与常说的飞行时 ...
https://www.eeworm.com/dl/571/21401.html
下载: 197
查看: 1050