搜索结果
找到约 8,964 项符合
液晶时钟 的查询结果
按分类筛选
- 全部分类
- 单片机开发 (102)
- VIP专区 (87)
- 技术资料 (54)
- 单片机编程 (36)
- 嵌入式/单片机编程 (13)
- 其他 (12)
- 学术论文 (10)
- VHDL/FPGA/Verilog (7)
- 汇编语言 (3)
- 其他嵌入式/单片机内容 (3)
- 微处理器开发 (3)
- 技术教程 (2)
- DSP编程 (2)
- 系统设计方案 (2)
- 源码 (2)
- 手册 (2)
- 经验 (2)
- 单片机相关 (1)
- 开发板开源 (1)
- 设计相关 (1)
- C/C++语言编程 (1)
- 教程资料 (1)
- 嵌入式综合 (1)
- 开发工具 (1)
- 接口技术 (1)
- 仿真技术 (1)
- 驱动编程 (1)
- 其他 (1)
- 中间件编程 (1)
- 家庭/个人应用 (1)
- DSP工具/软件 (1)
- 应用设计 (1)
- 软件 (1)
- 电路图 (1)
可编程逻辑 FPGA全局时钟约束(Xilinx)
FPGA全局时钟约束(Xilinx)
可编程逻辑 WP370 -采用智能时钟门控技术降低动态开关功耗
 
赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下 ...
可编程逻辑 基于FPGA的时钟跟踪环路的设计
提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。 ...
可编程逻辑 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
工控技术 VGA工控板——PLC驱动液晶显示器、触摸屏
VGA工控板——PLC驱动液晶显示器、触摸屏
工控技术 A0468_在TD文本显示器上显示实时时钟(含视频)
TD 文本显示器上显示实时时钟
接口技术 320×240图形点阵液晶与51单片机的接口设计
320×240图形点阵液晶与51单片机的接口设计
驱动编程 一个处理实时时钟中断的VxD
一个处理实时时钟中断的VxD