搜索结果
找到约 8,442 项符合
测频测相 的查询结果
按分类筛选
其他嵌入式/单片机内容 利用51单片机进行测频
利用51单片机进行测频,分为测频与测周两种方案。10Hz到10KHz范围
VHDL/FPGA/Verilog 采用测频法设计一个8位十进制数字显示的数字频率计。测量范围1-499999hz。
采用测频法设计一个8位十进制数字显示的数字频率计。测量范围1-499999hz。
VHDL/FPGA/Verilog 设计一个用等精度测频原理的频率计。 频率测量范围1~9999; 其精度为 ; 用4位带小数点数码管显示其频率; 并且具有超量程、欠量程提
设计一个用等精度测频原理的频率计。
频率测量范围1~9999;
其精度为 ;
用4位带小数点数码管显示其频率;
并且具有超量程、欠量程提示功能;
电子技术 AVR单片机+CPLD体系在测频电路中的应用
0569、AVR单片机+CPLD体系在测频电路中的应用
VHDL/Verilog/EDA源码 一种基于等精度测频原理的测频仪
一种基于等精度的测频仪 cpld VHDL语言 消除正负1的误差
软件设计/软件工程 介绍了一种基于锁频锁相环(FPLL)的载波跟踪算法。频率跟踪模块可以适应较大动态范围的频率变化
介绍了一种基于锁频锁相环(FPLL)的载波跟踪算法。频率跟踪模块可以适应较大动态范围的频率变化,基于软件的数控振荡器(NCO)模块可以达到极高的频率跟踪精度。由于有锁频环的频率牵引,锁相环路滤波器可以设计得很窄,具有很好的抑噪性能,满足精确跟踪载波相位的要求。因此,该基于FPLL的载波跟踪算法可以适应信号存在较大 ...
嵌入式/单片机编程 51定时器常用例子包括测频率测脉宽产生波形
51定时器常用例子包括测频率测脉宽产生波形
中间件编程 pll 的64倍频 锁相环技术用 实现倍频 从而达到对频率的分频
pll 的64倍频
锁相环技术用 实现倍频 从而达到对频率的分频