搜索结果
找到约 8,442 项符合
测频测相 的查询结果
按分类筛选
软件设计/软件工程 基于2812的一个测频程序 对于新手应该帮助不小
基于2812的一个测频程序
对于新手应该帮助不小
VHDL/FPGA/Verilog 本VHDL源代码由顶层模块、测频模块、驱动模块、计算模块、LCD显示模块、复位模块组成
本VHDL源代码由顶层模块、测频模块、驱动模块、计算模块、LCD显示模块、复位模块组成,能精确检测从1--100M频率,误差极小且恒定。
并行计算 这是个用VHDL写的测频源程序,最大可测10M,你可以任意修改,但请你更新后发一份给我
这是个用VHDL写的测频源程序,最大可测10M,你可以任意修改,但请你更新后发一份给我
嵌入式/单片机编程 数字示波器上的测频电路原理图
数字示波器上的测频电路原理图,已经经过验证可行。
其他嵌入式/单片机内容 采用等精度测频原理的频率计的程序与仿真,用verilog语言实现,可以仿真综合得到所想时序!
采用等精度测频原理的频率计的程序与仿真,用verilog语言实现,可以仿真综合得到所想时序!
教育系统应用 课程设计-测频相位计 很好的,可以实现测频相位功能
课程设计-测频相位计
很好的,可以实现测频相位功能
单片机开发 单片机测频程序 采用测频法和测周法进行等精度测量频率
单片机测频程序 采用测频法和测周法进行等精度测量频率,测频范围:20Hz到29kHz
单片机开发 本程序实现了一个数字频率计。它由一个测频控制信号发生器TESTCTL
本程序实现了一个数字频率计。它由一个测频控制信号发生器TESTCTL,8个有时钟的十进制计数器CNT10,一个32位锁存器REG32B组成。
VHDL/FPGA/Verilog 用VHDL实现数字频率计,1. 时基产生与测频时序控制电路模块2. 待测信号脉冲计数电路模块3.锁存与译码显示控制电路模块4.顶层电路模块.
用VHDL实现数字频率计,1. 时基产生与测频时序控制电路模块2. 待测信号脉冲计数电路模块3.锁存与译码显示控制电路模块4.顶层电路模块.