搜索结果

找到约 275 项符合 流水线 的查询结果

单片机编程 c8051f040/c8051f041/c8051f042/

C8051F040/1/2/3/4/5/6/7混合信号ISP FLASH 微控制器数 据 手 册 C8051F04x 系列器件是完全集成的混合信号片上系统型MCU,具有64 个数字I/O 引脚(C8051F040/2/4/6)或32 个数字I/O 引脚(C8051F041/3/5/7),片内集成了一个CAN2.0B 控制器。下面列出了一些主要特性;有关某一产品的具体特性参见表1.1。􀁹 高速、流 ...
https://www.eeworm.com/dl/502/31650.html
下载: 139
查看: 1089

单片机编程 cygnal单片机教程

C8051Fxxx 系列单片机是完全集成的混合信号系统级芯片,具有与8051 兼容的微控制器内核,与MCS-51 指令集完全兼容。除了具有标准8052 的数字外设部件之外,片内还集成了数据采集和控制系统中常用的模拟部件和其它数字外设及功能部件。参见表1.1 的产品选择指南可快速查看每个MCU 的特性。 MCU 中的外设或功能部件包括模拟多 ...
https://www.eeworm.com/dl/502/31651.html
下载: 115
查看: 1057

单片机编程 PIC系列单片机手册

PIC系列单片机手册 第1 章 简介 1-1简介 ................................................................................................................................................................. 1-2本手册的宗旨 .................................................................................... ...
https://www.eeworm.com/dl/502/31686.html
下载: 103
查看: 1135

DSP编程 片内外设及中断流水线new template

dsp
https://www.eeworm.com/dl/516/31803.html
下载: 86
查看: 1044

DSP编程 基于功耗管理的DSP处理器设计

一种具有功耗管理特性的DSP处理器的结构设计。该处理器采用4级流水线和增强型的哈佛并行系统结构及完善的时钟管理模块,提供了一种DSP处理器的集成设计。
https://www.eeworm.com/dl/516/32007.html
下载: 29
查看: 1046

教程资料 Xilinx UltraScale:为您未来架构而打造的新一代架构

  Xilinx UltraScale™ 架构针对要求最严苛的应用,提供了前所未有的ASIC级的系统级集成和容量。    UltraScale架构是业界首次在All Programmable架构中应用最先进的ASIC架构优化。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的技术,同 时还能从单芯片扩展到3D IC。借助Xilinx Vivado&reg ...
https://www.eeworm.com/dl/fpga/doc/32069.html
下载: 83
查看: 1068

教程资料 FPGA实现流水线结构的FFT处理器

fpga和FFT
https://www.eeworm.com/dl/fpga/doc/32172.html
下载: 192
查看: 1058

教程资料 基于FPGA的RS码译码器的设计

介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。 ...
https://www.eeworm.com/dl/fpga/doc/32211.html
下载: 153
查看: 1075

教程资料 基于FPGA 的方向滤波器指纹图像增强算法实现

设计了一种基于FPGA纯硬件方式实现方向滤波的指纹图像增强算法。设计采用寄存器传输级(RTL)硬件描述语言(Verilog HDL),利用时分复用和流水线处理等技术,完成了方向滤波指纹图像增强算法在FPGA上的实现。整个系统通过了Modelsim的仿真验证并在Terasic公司的DE2平台上完成了硬件测试。设计共消耗了3716个逻辑单元,最高 ...
https://www.eeworm.com/dl/fpga/doc/32698.html
下载: 75
查看: 1086

通信网络 一种低延时片上网络路由器的设计与实现

通过分析流水线结构和单周期结构的片上网络路由器,提出了一种低延时片上网络路由器的设计,并在SMIC 0.13um Mixed-signal/RF 1.2V/3.3V工艺进行流片验证。芯片测试结果表明,该路由器可以在300 MHz时钟频率下工作,并且在相同负载下,与其他结构的路由器相比较,其能够在较低延时下完成数据包传送功能。 ...
https://www.eeworm.com/dl/564/32883.html
下载: 29
查看: 1050