搜索结果

找到约 20,629 项符合 流水线技术 的查询结果

学术论文 圆阵声纳自适应波束形成原理

波束形成模块是声纳信号处理系统中的核心部分,其作用为在空域上加强来自某一方向的信号,抑制干扰,同时探测目标的方位。因此,波束形成模块的研究在水下探测器、水下武器引信等声纳系统中显得尤为重要。本文基于阵列波束形成的原理对圆阵自适应波束形成展开了比较深入的研究。 首先,本文概述了声纳波束形成的研究背景和 ...
https://www.eeworm.com/dl/514/13618.html
下载: 98
查看: 1174

学术论文 基于FPGA的PCI接口的设计

PCI(Peripheral Component Interconnect)局部总线是微型计算机中处理器、存储器与外围控制部件、扩展卡之间的互连接口,由于其速度快、可靠性高、成本低、兼容性好等特点,在各种计算机总线标准占有重要地位,基于PCI标准的接口设计已经成为相关项目开发中的一个重要的选择。    目前,现场可编程门阵列FPGA(Field Pro ...
https://www.eeworm.com/dl/514/13851.html
下载: 145
查看: 1048

教程资料 FIR数字滤波器设计FPGA实现的研究

FIR数字滤波器设计FPGA实现的研究。流水线技术在文中得到了应用,提高了数据处理的速度
https://www.eeworm.com/dl/fpga/doc/17497.html
下载: 79
查看: 1133

教程资料 基于FPGA的高阶高速F IR滤波器的设计与实现方法

提出了一种基于FPGA的高阶高速F IR滤波器的设计与实现方法。通过一个169阶的均方根\r\n升余弦滚降滤波器的设计,介绍了如何应用流水线技术来设计高阶高速F IR滤波器,并且对所设计的\r\nFIR滤波器性能、资源占用进行了分析。
https://www.eeworm.com/dl/fpga/doc/18506.html
下载: 43
查看: 1090

单片机编程 基于Avalon总线的8051MCU IP核的设计

设计了一款基于Avalon总线的8051MCU IP核。它支持MCS-51指令集,优化内部的结构,通过采用流水线技术、指令映射技术、指令预取技术、微代码技术等极大的提高了IP核的工作速度,使IP核在100MHz时钟下,能够单周期执行一条指令。本设计使用Modelsim软件完成了功能仿真和时序仿真,并在以Altera 公司的Cyclone II FPGA芯片为核 ...
https://www.eeworm.com/dl/502/29481.html
下载: 107
查看: 1057

测试测量 JPEG2000中二维小波变换的高速VLSI设计与实现

提出了一种基于9/7小波的二维小波变换器的硬件设计方案.通过优化算法以及采用行列变换并行处理的方式,提高了变换器的数据吞吐量.该方案采用了流水线技术,较大地提高了硬件效率.综合结果表明,该方案的系统时钟可达到110 MHz,且具有高速、高吞吐量、片内存储器小等优点. ...
https://www.eeworm.com/dl/544/41955.html
下载: 35
查看: 1059

VHDL/FPGA/Verilog 有效的改进3-DES算法的执行速度

有效的改进3-DES算法的执行速度,采用了多级流水线技术,设计了一种高速的硬件结构,使得原来需要48个时钟周期才能完成的运算,现在只需要一个时钟周期就可以完成。另外通过增加输入/输出的控制信号。使得该IP可以方便的集成到SOC中,大大缩短了SOC的设计周期。 ...
https://www.eeworm.com/dl/663/431040.html
下载: 44
查看: 1040

VHDL/FPGA/Verilog 采用fpga做小数运算的程序

采用fpga做小数运算的程序,使用了三级流水线技术,这是学习流水线和定点小数乘法很好的例子!
https://www.eeworm.com/dl/663/461007.html
下载: 53
查看: 1074

VHDL/FPGA/Verilog 一个32位微处理器的verilog实现源代脉,采用5级流水线和cache技术.

一个32位微处理器的verilog实现源代脉,采用5级流水线和cache技术.
https://www.eeworm.com/dl/663/182385.html
下载: 28
查看: 1113

软件设计/软件工程 龙芯2E处理器用户手册 中国科学院计算技术研究所 意法半导体公司 2006年 9 月 龙芯2E处理器是一款实现64位MIPS III 指令集的通用RISC处理器。龙芯2E的指 令流水线每个时钟周

龙芯2E处理器用户手册 中国科学院计算技术研究所 意法半导体公司 2006年 9 月 龙芯2E处理器是一款实现64位MIPS III 指令集的通用RISC处理器。龙芯2E的指 令流水线每个时钟周期取四条指令进行译码,并且动态地发射到五个全流水的功能部件 中。虽然指令在保证依赖关系的前提下进行乱序执行,但是指令的提交还是按照程序原 来 ...
https://www.eeworm.com/dl/684/185558.html
下载: 121
查看: 1105