搜索结果
找到约 9,459 项符合
波分 的查询结果
按分类筛选
- 全部分类
- 技术资料 (33)
- 学术论文 (22)
- matlab例程 (19)
- 书籍源码 (8)
- 单片机编程 (7)
- 模拟电子 (6)
- 文章/文档 (6)
- VC书籍 (5)
- VIP专区 (5)
- 其他书籍 (4)
- VHDL/FPGA/Verilog (3)
- 其他 (3)
- 电源技术 (2)
- DSP编程 (2)
- 通信网络 (2)
- 技术书籍 (2)
- 开发工具 (2)
- 数值算法/人工智能 (2)
- 其他嵌入式/单片机内容 (2)
- 数学计算 (2)
- 汇编语言 (2)
- 无线通信 (1)
- C/C++语言编程 (1)
- 测试测量 (1)
- 设计相关 (1)
- 单片机开发 (1)
- SCSI/ASPI (1)
- 人工智能/神经网络 (1)
- uCOS (1)
- 电子书籍 (1)
- 压缩解压 (1)
- 图形图像 (1)
- Matlab (1)
- 源码 (1)
- 笔记 (1)
模拟电子 LC正弦波振荡电路基础知识
LC 正弦波振荡电路
如果将该电路作为选频网络和正反馈,再加上基本放大电路和稳幅电路就构成LC正弦波振荡电路。
将电容和电感并联起来,在电容上施加一定电压后可产生零输入响应。这种响应在电容的电场和电感的磁场中交替转换便可形成正弦波振荡。
LC正弦波振荡电路的选频电路由电感和电容构成,可以产生高 ...
模拟电子 时钟分相技术应用
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。
关键词: 时钟分相技术; 应用
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的
性能。尤其现代电子系统对性能的越来越高 ...
模拟电子 一种DDS任意波形发生器的ROM优化方法
提出了一种改进的基于直接频率合成技术(DDS)的任意波形发生器在现场可编程门阵列(FPGA)上的实现方法。首先将三角波、正弦波、方波和升/降锯齿波的波形数据写入片外存储器,当调用时再将相应的数据移入FPGA的片上RAM,取代分区块的将所有类型波形数据同时存储在片上RAM中的传统方法;再利用正弦波和三角波的波形在4个象 ...
模拟电子 斩波稳定(自稳零)精密运算放大器
要想获得最低的失调和漂移性能,斩波稳定(自稳零)放大器可能是唯一的解决方案。最好的双极性放大器的失调电压为25 V,漂移为0.1 V/ºC。斩波放大器尽管存在一些不利影响,但可提供低于5 V的失调电压,而且不会出现明显的失调漂移,
...
PCB相关 PCB布线的直角走线、差分走线和蛇形线基础理论
PCB布线的直角走线、差分走线和蛇形线基础理论
PCB相关 差分线对的PCB设计要点
 
信号完整性是高速数字系统中要解决的一个首要问题之一,如何在高速PCB 设计过程中充分考虑信号完整性因素,并采取有效的控制措施,已经成为当今系统设计能否成功的关键。在这方面,差分线对具有很多优势,比如更高的比特率 ,更低的功耗 ,更好的噪声性能和更稳定的可靠性等。目前,差分线对在高速数字电路设计中的 ...
PCB相关 差分信号PCB布局布线误区
 误区一:认为差分信号不需要地平面作为回流路径,或者认为差分走线彼此为对方提供回流途径。造成这种误区的原因是被表面现象迷惑,或者对高速信号传输的机理认识还不够深入。虽然差分电路对于类似地弹以及其它可能存在于电源和地平面上的噪音信号是不敏感的。地平面的部分回流抵消并不代表差分电路就不以参考平面作 ...
PCB相关 差分阻抗
当你认为你已经掌握了PCB 走线的特征阻抗Z0,紧接着一份数据手册告诉你去设计一个特定的差分阻抗。令事情变得更困难的是,它说:“……因为两根走线之间的耦合可以降低有效阻抗,使用50Ω的设计规则来得到一个大约80Ω的差分阻抗!”这的确让人感到困惑!这篇文章向你展示什么是差分阻抗。除此之外,还讨论了为什么是这样, ...
电源技术 文氏电桥正弦波发生器设计和参数计算
文氏电桥正弦波发生器设计和参数计算
电源技术 RC桥式正弦波振荡电路的输出幅值分析
在RC桥式正弦波振荡电路的研究中,一般文献只给出电路的振荡条件、起振条件、振荡频率等技术指标,而不涉及电路输出幅值的大小。本文通过理论分析、Multisim仿真实验测试,研究了决定电路输出幅值的因素,即输出电压的幅值与电路起振时电压放大倍数的大小有关,在电路的线性工作范围内,起振时电压放大倍数比3大得越多,最 ...