搜索结果

找到约 9,517 项符合 气相色谱法 的查询结果

DSP编程 三相SPWM波在TMS320F28335中的实现

载波相移正弦脉宽调制(SPWM)技术是一种适用于大功率电力开关变换装置的高性能开关调制策略,在有源电力滤波器中有良好的应用前景。本文介绍了如何利用高性能数字信号处理器TMS320F28335的片内外设事件管理器(EV)模块产生三相SPWM波,给出了程序流程图及关键程序源码。该方法采用不对称规则采样算法,参数计算主要采用查 ...
https://www.eeworm.com/dl/516/31837.html
下载: 173
查看: 1042

DSP编程 基于DSP的单相Boost型数字PFC控制技术

为了减少电力电子装置对电网引起的谐波污染,在变频器接入电网之前加入PFC电路是一种趋势。讨论了基于TMS320LF2407的全数字控制的单相PFC电路的工作原理,并由此得到了主电路参数的选取原则;建立了单相Boost型数字PFC的小信号动态模型,并分析了基于该模型的数字控制设计方法,给出了设计软件流程;最后搭建了一台样机,在实际 ...
https://www.eeworm.com/dl/516/31981.html
下载: 179
查看: 1161

DSP编程 用双线性变换法实现IIR数字滤波器

双线性变换的频率对应关系双线性变换法虽然避免了“频率混叠效应”,但出现了模拟频率与数字频率为一种非线性的关系情形。即:可见:模拟滤波器与数字滤波器的响应在对应的频率关系上发生了“畸变”,也造成了相位的非线性变化,这是双线性变换法的主要缺点。具体而言,在上刻度为均匀的频率点映射到上时变 ...
https://www.eeworm.com/dl/516/32032.html
下载: 189
查看: 1076

教程资料 编码器倍频、鉴相电路在FPGA中的实现

编码器倍频、鉴相电路在FPGA中的实现
https://www.eeworm.com/dl/fpga/doc/32096.html
下载: 176
查看: 1111

教程资料 基于FPGA的跳频系统快速同步算法设计与实现

同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明 ...
https://www.eeworm.com/dl/fpga/doc/32118.html
下载: 154
查看: 1101

教程资料 基于Xilinx FPGA的多分辨率频谱分析仪设计

  频谱分析仪的主要工作原理   接收到的中频模拟信号经过A/D转换为14位的数字信 号,首先对数字信号进行数字下变频(DDC),得到I路、Q路信号,然后根据控制信号对I路、Q路信号进行抽取滤波,使用CIC抽取滤波器完成,然后在分 别对I路、Q路信号分别进行低通滤波,滤波器采用FIR滤波器和半带滤波器相结合的方式,然 ...
https://www.eeworm.com/dl/fpga/doc/32138.html
下载: 57
查看: 1060

教程资料 基于FPGA的循环冗余校验算法实现

基于FPGA的循环冗余校验算法实现
https://www.eeworm.com/dl/fpga/doc/32484.html
下载: 144
查看: 1087

教程资料 CPLD器件在两相混合式步进电动机驱动器中的应用

文章详细介绍了一种以Xilinx 公司生产的CPLD 器件XC9536 为核心来产生电机绕组参考电流, 进而实现具有绕组电流补偿功能的两相混合式步进电动机10 细分和50 细分运行方式的方法。实践证明, 该方法可以有效地提高两相混合式步进电动机系统的运行效果。 ...
https://www.eeworm.com/dl/fpga/doc/32679.html
下载: 178
查看: 1056

教程资料 连续相位QAM调制技术及其FPGA实现

目前通信领域正处于急速发展阶段,由于新的需 求层出不穷,促使新的业务不断产生,因而导致频率资源越来越紧张。在有限的带宽里要传输大量的多媒体数据,提高频谱利用率成为当前至关重要的课题,否则将 很难容纳如此众多的业务。正交幅度调制(QAM)由于具有很高的频谱利用率被DVB-C等标准选做主要的调制技术。与多进制PSK(MP ...
https://www.eeworm.com/dl/fpga/doc/32690.html
下载: 158
查看: 1054

教程资料 基于FPGA的数字三相锁相环的优化设计

数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
https://www.eeworm.com/dl/fpga/doc/32702.html
下载: 148
查看: 1049