搜索结果
找到约 21,678 项符合
正弦编码器 的查询结果
matlab例程 卷积码是一种有记忆的编码
卷积码是一种有记忆的编码,在任意给定的时间单元处,编码器的n个输出不仅与此时间单元的k个输入有关,而且也与前m个输入有关。卷积码通常表示为:(n,k,m)
本次仿真采用(2,1,3)卷积码。
电子书籍 MPEG-2压缩编码技术原理应用 MPEG是运动图像专家组(Moving Picture Experts Group)的简称
MPEG-2压缩编码技术原理应用
MPEG是运动图像专家组(Moving Picture Experts Group)的简称,其实质上的名称为国际标准化组织(ISO)和国际电工委员会(IEC)联合技术委员会(JTC)1的第29 分委员会的第11工作组,即ISO/IEC JTC1/SC29/WG11,成立于1988年。其任务是制定世界通用的视音频编码标准。因为,广播电视数字化所产生 ...
其他 D1分辨率测试序列产生器
D1分辨率测试序列产生器,可以用于测试编码器的编码性能。
压缩解压 程序的主要功能是利用哈夫曼编码对数据进行无损压缩
程序的主要功能是利用哈夫曼编码对数据进行无损压缩,实现Huffman
压缩的编码器和译码器。
单片机开发 本代码为编码开关代码
本代码为编码开关代码,编码开关也就是数字音响中的
360度旋转的数字音量以及显示器上用的(单键飞梭开
关)等类似鼠标滚轮的手动计数输入设备。
我使用的编码开关为5个引脚的,其中2个引脚为按下
转轮开关(也就相当于鼠标中键)。另外3个引脚用来
检测旋转方向以及旋转步数的检测端。引脚分别为a,b,c
b接地a,c分别接到P2 ...
VHDL/FPGA/Verilog 内容摘要:在简单介绍算术编码和自适应算术编码的基础上
内容摘要:在简单介绍算术编码和自适应算术编码的基础上,介绍了利用FPGA器件并通过VHDL语言描述实现自适应算术编码的过程。整个编码系统在LTERA公司的MAX+plus Ⅱ软件上进行了编译仿真,测试结果表明:编码器各个模块的设计在速度和资源利用两方面均达到了较优的状态,可以满足实时编码的要求。 ...
源码 (4200,4096,17)BCH 编码器Verilog设计
本设计采用Verilog实现(4200,4096,17)的BCH 编码设计。
书籍 cmx638声码器资料
低速率编码器,很多数字对讲机用的就是这个芯片