搜索结果
找到约 12,515 项符合
模拟时钟 的查询结果
按分类筛选
- 全部分类
- VIP专区 (58)
- 单片机编程 (39)
- 单片机开发 (38)
- 技术资料 (32)
- 学术论文 (20)
- Java编程 (12)
- 汇编语言 (9)
- 其他 (8)
- 模拟电子 (5)
- VHDL/FPGA/Verilog (5)
- Linux/Unix编程 (3)
- 技术教程 (2)
- 传感与控制 (2)
- 可编程逻辑 (2)
- 操作系统开发 (2)
- Applet (2)
- 其他嵌入式/单片机内容 (2)
- 嵌入式/单片机编程 (2)
- 系统设计方案 (2)
- Windows CE (2)
- 数据结构 (2)
- 其他文档 (1)
- 技术书籍 (1)
- 教程资料 (1)
- PCB相关 (1)
- 电源技术 (1)
- 嵌入式综合 (1)
- 电子元器件应用 (1)
- 压缩解压 (1)
- 文件格式 (1)
- 串口编程 (1)
- 数值算法/人工智能 (1)
- 通讯/手机编程 (1)
- 电子书籍 (1)
- uCOS (1)
- 游戏 (1)
- 微处理器开发 (1)
- DSP编程 (1)
- 教育系统应用 (1)
- 软件设计/软件工程 (1)
- MacOS编程 (1)
- 文章/文档 (1)
- matlab例程 (1)
- MTK (1)
- 电子政务应用 (1)
- 书籍源码 (1)
教程资料 FPGA用VHDL语言编写24小时时钟
简单明了的VHDL程序实现24小时计时时钟!
教程资料 FPGA_模拟视频采集
FPGA 模拟视频采集
教程资料 FPGA全局时钟约束(Xilinx)
FPGA全局时钟约束(Xilinx)
教程资料 Xilinx FPGA模拟方案产品指南
    从消费类电子到工业、电信基础架构设备,FPGA与连接外面世界的模拟及混合信号IC如影随形,当系统中需要多个关键元件实现数据采集和处理功能时,您可以考虑是否选择FPGA更实惠?如何确定哪些器件最适合您的应用,而且它们之间的协同工作能力更强呢? Xilinx FPGA模拟方案产品指南将为您解答疑惑&hell ...
教程资料 WP370 -采用智能时钟门控技术降低动态开关功耗
 
赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下 ...
教程资料 基于FPGA的时钟跟踪环路的设计
提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。 ...
教程资料 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
通信网络 地面模拟系统DBF接收机设计
在卫星的地面测试中,地面模拟系统发送遥控遥测信号并接收卫星的返回信号,将其下变频到中频进行解调,从而获取卫星工作状态和运行环境,模拟其在轨运行工作情况。针对目前采用有源相控阵天线技术的卫星地面测试,本文设计实现了一种DBF体制的地面模拟系统接收机,该接收机采用超外差式二次变频设计,具有高增益、低噪声系 ...
通信网络 通信原理常见题型解析及模拟题
通信原理常见题型解析及模拟题
通信网络 基于云计算的蒙特卡罗模拟分析
为了提高蒙特卡罗模拟分析的效率,设计了一种以Platform Symphony为基础的云计算平台,并对平台进行了扩展和集成,详细论述了实现的过程以及关键技术。通过实验表明,该平台能够进行高性能计算,输出的结果精确,是实现蒙特卡罗模拟分析的实用工具。
...