搜索结果
找到约 3,777 项符合
校验逻辑 的查询结果
按分类筛选
Java编程 网路原理实验中的循环冗余校验算法
网路原理实验中的循环冗余校验算法,CRC算法
Matlab 基于SVR的线性系统的辨识和校验
基于SVR的线性系统的辨识和校验,辨识信号采用的都是随机信号,主要包含了SVR模型系统的建立以及SVR模型的泛化性检验两部分。
SVR模型的泛化性检验,校验信号分别为随机信号、正弦信号、阶跃信号和方波信号,程序运行时,每次选择一种信号。
...
论文 CRC16校验算法
循环冗余校验码是目前通信系统中被广泛使用的一种编码方法,主要用在同步通信上。循环冗余校验码CRC是一种编码简单、且高效、可靠的差错控制方法,也是被广泛采用的多项式编码,由分组线性码的分支而来,编码简单且误判概率很低,在工业测控和数据通信领域中得到了广泛的应用。
...
源码 奇偶校验生成器verilog源程序
奇偶校验生成器Verilog源码
技术资料 Modbus通信协议中CRC校验的快速C语言算法
Modbus通信协议中CRC校验的快速C语言算法
技术资料 RS485与STM32通讯,PC为上位机。详细的stm32编程程序,包括CRC校验.rar
RS485与STM32通讯,PC为上位机。详细的stm32编程程序,包括CRC校验.rar
技术资料 可计算各种数据校验的串口工具
一个串口小助手,可计算各种校验,如CRC8,CRC16,CRC32,8位异或等。
VHDL/FPGA/Verilog EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器
--- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。
UART 接收器
--- 串行数据帧和接收时钟是异步的,发送来的数据由逻 ...
技术资料 计数器电路触发器编码器译码器逻辑门数电电路Multisim仿真源文件20个合集: 100进制电路测试
计数器电路触发器编码器译码器逻辑门数电电路Multisim仿真源文件20个合集:100进制电路测试.ms10100进制电路测试.ms10 (Security copy)74LS161测试电路.ms1074LS161测试电路.ms10 (Security copy)74LS192电路.ms1074LS192电路.ms10 (Security copy)D触发器到T'触发器测试.ms10D触发器到T'触发器测试.ms10 (Security ...