搜索结果
找到约 9,993 项符合
有限状态机 的查询结果
按分类筛选
单片机开发 VHDL编写的八位9值信号的中值输出方法
VHDL编写的八位9值信号的中值输出方法,特点是不采用流水或状态机设计,因此速度较快
嵌入式Linux 关于嵌入式PCB板UI的程序
关于嵌入式PCB板UI的程序,包含状态机等一些程序。
VHDL/FPGA/Verilog 66个vhdl的常用源代码
66个vhdl的常用源代码,包括有双向口、状态机等,自解压后看vhdl_example.html列表说明.exe
数据结构 《Delphi算法与数据结构》源码 Delphi开发人员Julian Bucknall从实用角度为广大程序员提供了有关使用算法和数据结构的一个详尽的介绍。Bucknall先从算法性能的讨论开始
《Delphi算法与数据结构》源码
Delphi开发人员Julian Bucknall从实用角度为广大程序员提供了有关使用算法和数据结构的一个详尽的介绍。Bucknall先从算法性能的讨论开始,涵盖了诸如数组、链表和二叉树等内容。这本书强调了查找算法(如顺序和二分查找),另外也重点介绍了排序算法(包括冒泡排序、插入排序、希尔排序、快速 ...
单片机开发 用ATmega16实现的多功能带音乐闹铃(老鼠爱大米)的数字时钟
用ATmega16实现的多功能带音乐闹铃(老鼠爱大米)的数字时钟,有3个功能键设置。具体功能为:秒表计时,闹铃音乐,时钟,校时设置。可以学习状态机的编程思想。
嵌入式/单片机编程 verilog程序
verilog程序,实现两个16bit数乘法,采用booth算法,基于状态机实现,分层次为datapath和controller两个子模块,testBench测试通过
汇编语言 乒乓球游戏机实验报告实验人: 大火虎设计课题: 用VHDL设计一个乒乓球游戏机,用开关来摸拟球手及裁判,用LED来模拟乒乓球,采用每局十一球赛制,比分由七段显示器显示. 设计思路: 采用按功能分块,将
乒乓球游戏机实验报告实验人: 大火虎设计课题: 用VHDL设计一个乒乓球游戏机,用开关来摸拟球手及裁判,用LED来模拟乒乓球,采用每局十一球赛制,比分由七段显示器显示. 设计思路: 采用按功能分块,将整个电路分成若干子程序,利用不同的子程序来实现记分,显示,键盘控制。设计过程: 1) 对4MHZ信号进行分频,得到所需的1HZ,及 ...
系统设计方案 此模块用 VHDL 硬件描述语言来实现
此模块用 VHDL 硬件描述语言来实现,对键盘设计的实际操作检验表明,此模块响应迅速、识别准确,较好地实现了键盘扫描和去抖动功能, 达到了预期的设计目的。同时,将状态机、扫描线、计数器等相关参数稍作改动,就可以扩展到实现不同键盘矩阵的设计 ...
VHDL/FPGA/Verilog 朋友
朋友,我是Jawen.看到先前上载的一套CPLD开发板的VHDL源码挺受欢迎的,现在就将她的Verilog源码也一并贡献给大家:8位优先编码器,乘法器,多路选择器,二进制转BCD码,加法器,减法器,简单状态机,四位比较器,7段数码管,i2c总线,lcd液晶显示,拨码开关,串口,蜂鸣器,矩阵键盘,跑马灯,交通灯,数字时钟 ...
VHDL/FPGA/Verilog vga控制电路原码。主要有时序产生模块
vga控制电路原码。主要有时序产生模块,彩条产生模块和接口模块。改程序主要用状态机来实现,两个计数器来控制状态的翻转。