搜索结果

找到约 20,409 项符合 最大长度 的查询结果

技术教程 Saber入门教程中文

SABER是美国Analogy公司开发、现由Synopsys公司经营的系统仿真软件,是一种多技术、多领域的系统仿真产品,现已成为混合信号、混合技术设计和验证工具的业界标准,可用于电子、电力电子、机电一体化、机械、光电、光学、控制等不同类型系统构成的混合系统仿真,这也是SABER的最大特点。本文为Saber软件的中文入门教程 ...
https://www.eeworm.com/dl/538/16856.html
下载: 158
查看: 1222

教程资料 用FPGA 实现基- 4FFT 算法

针对高速数字信号处理的要求,提出用FPGA 实现基- 4FFT 算法,并对其整体结构、蝶形单\\\\\\\\r\\\\\\\\n元进行了分析. 采用蝶算单元输入并行结构和同址运算,能同时提供蝶形运算所需的4 个操作\\\\\\\\r\\\\\\\\n数,具有最大的数据并行性,能提高处理速度 按照旋转因子存放规则,蝶形运算所需的3 个旋转\\\\\\\\r\\\\\\\\n因子 ...
https://www.eeworm.com/dl/fpga/doc/17599.html
下载: 157
查看: 1132

教程资料 基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究

针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的 ...
https://www.eeworm.com/dl/fpga/doc/18155.html
下载: 36
查看: 1088

教程资料 用FPGA实现大型设计时

用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何进行布线 ...
https://www.eeworm.com/dl/fpga/doc/18249.html
下载: 32
查看: 1050

教程资料 cadence psd14.0入门教程

cadence psd14.0入门教程\r\ncadence公司是全球最大的电子设计自动化公司\r\n
https://www.eeworm.com/dl/cadence/doc/18800.html
下载: 113
查看: 1048

模拟电子 一种改进的基于时间戳的空间音视频同步方法

空间多媒体通信过程中存在的不可预测的分组数据丢失、乱序,可变的链路传输及处理时延抖动以及收发端时钟不同步与漂移等问题,这可能导致接收端在对音视频数据进行显示播放时产生音视频不同步现象。为了解决此问题,提出了一种改进的基于时间戳的空间音视频同步方法,该方法采用一种相对时间戳映射模型,结合接收端同步检测 ...
https://www.eeworm.com/dl/571/20226.html
下载: 32
查看: 1068

模拟电子 高增益低功耗恒跨导轨到轨CMOS运放设计

基于CSMC的0.5 μmCMOS工艺,设计了一个高增益、低功耗、恒跨导轨到轨CMOS运算放大器,采用最大电流选择电路作为输入级,AB类结构作为输出级。通过cadence仿真,其输入输出均能达到轨到轨,整个电路工作在3 V电源电压下,静态功耗仅为0.206 mW,驱动10pF的容性负载时,增益高达100.4 dB,单位增益带宽约为4.2 MHz,相位裕 ...
https://www.eeworm.com/dl/571/20305.html
下载: 95
查看: 1053

模拟电子 一种随钻泥浆脉冲信号的处理方法

 无线随钻测量系统中的泥浆脉冲信号受到各种噪声的干扰,需要对采集到的信号进行处理还原,以实时监测井底状况。研究了泥浆脉冲信号特征,设计了对其基于最大似然估计阈值去噪、平滑及去除基线漂移的信号处理方法。利用该方法进行信号处理,能较好的恢复信号的特征。 ...
https://www.eeworm.com/dl/571/20329.html
下载: 30
查看: 1059

模拟电子 将运算放大器连接至高速DAC

介绍了一款不要求负参考电压 (VREF) 的电流源 DAC/运算放大器接口。尽管该建议电路设计提供了一款较好的有效解决方案,但必须注意的是:如果 DAC 的最大兼容电压作为运算放大器输入 (VDAC+) 正端的设计目标,则负端 (VDAC–) 的 DAC 电压将会违反最大兼容输出电压,因为存在最初并不那么明显的偏置。下面的讨论,将 ...
https://www.eeworm.com/dl/571/20419.html
下载: 186
查看: 1028

模拟电子 16位10 MSPS ADC AD7626的单端转差分高速驱动电路

图1所示电路可将高频单端输入信号转换为平衡差分信号,用于驱动16位10 MSPS PulSAR® ADC AD7626。该电路采用低功耗差分放大器ADA4932-1来驱动ADC,最大限度提升AD7626的高频输入信号音性能。此器件组合的真正优势在于低功耗、高性能 ...
https://www.eeworm.com/dl/571/20466.html
下载: 63
查看: 1077