搜索结果
找到约 32,144 项符合
显示译码器 的查询结果
按分类筛选
单片机开发 本文详细介绍了制作电路板的方法及步骤. 实验板的功能 这个实验板可以做如下实验: 1.可以进行运算器(加、减、乘和除法)、比较器、译码器、编码器、选择器、分配器和一般组合电路的实验 2.可以进
本文详细介绍了制作电路板的方法及步骤.
实验板的功能
这个实验板可以做如下实验:
1.可以进行运算器(加、减、乘和除法)、比较器、译码器、编码器、选择器、分配器和一般组合电路的实验
2.可以进行触发器、寄存器、计数器和一般时序电路的实验
3.可以进行频率计电路、时钟电路、计时电路、交通灯等复杂数字系统的实验
...
汇编语言 用VHDL设计的3-8译码器
用VHDL设计的3-8译码器,精简~!
其他 用VHDL 语言描述度三线八线译码器
用VHDL 语言描述度三线八线译码器,其开发均在FPGA中
单片机开发 这是点阵程序 个人认为先学点阵再学lcd比较好 p0 p2分别接16*16点阵的高八位和低八位(纵向取模) p3口低四位接4-16线译码器(74ls154)译码器低电平为列选 消除鬼影的方法:
这是点阵程序
个人认为先学点阵再学lcd比较好
p0 p2分别接16*16点阵的高八位和低八位(纵向取模)
p3口低四位接4-16线译码器(74ls154)译码器低电平为列选
消除鬼影的方法:
通讯编程文档 三篇关于Viterbi FPGA编译码器的优化设计文档: 1、Viterbi译码器的FPGA设计实现与优化.pdf 2、Viterbi译码器的低功耗设计.pdf 3、基于FPGA的高速并行Vit
三篇关于Viterbi FPGA编译码器的优化设计文档:
1、Viterbi译码器的FPGA设计实现与优化.pdf
2、Viterbi译码器的低功耗设计.pdf
3、基于FPGA的高速并行Viterbi译码器的设计与实现.pdf
单片机开发 按键扫描 51单片机加8279 8279通过74LS 138译码器扩展4×4键盘、6位显示器。 由3-8译码器对SL0~SL2译出键扫描线
按键扫描 51单片机加8279
8279通过74LS 138译码器扩展4×4键盘、6位显示器。
由3-8译码器对SL0~SL2译出键扫描线,由另一3-8译码器译出显示器的位扫描线,并采用了编码扫描方式。
为了防止出现重键现象,扫描输出线高位SL3不参加键扫描译码。CPU对8279的监视采用了查询方式,故8279的中断请求信号IRQ悬空未用。 ...
VHDL/FPGA/Verilog 使用Verilog硬件描述语言编程的38译码器
使用Verilog硬件描述语言编程的38译码器,包含测试描述
通讯/手机编程 OFDM下卷积码译码器CC码的源代码
OFDM下卷积码译码器CC码的源代码,欢迎大家下载参考!
书籍源码 一个用VHDL语言编写的译码器程序
一个用VHDL语言编写的译码器程序,希望学习的人能够下载学习。
中间件编程 基于VHDL语言的HDB3码编译码器的设计 HDB3 码的全称是三阶高密度双极性码
基于VHDL语言的HDB3码编译码器的设计
HDB3 码的全称是三阶高密度双极性码,它是数字基带传输中的一种重要码型,具有频谱中无直流分量、能量集中、提取位同步信息方便等优点。HDB3 码是在AMI码(极性交替转换码)的基础上发展起来的,解决了AMI码在连0码过多时同步提取困难的问题 ...