搜索结果
找到约 7,631 项符合
时钟频率 的查询结果
按分类筛选
- 全部分类
- 技术资料 (76)
- 学术论文 (56)
- 单片机编程 (52)
- VHDL/FPGA/Verilog (37)
- 单片机开发 (36)
- VIP专区 (32)
- 可编程逻辑 (10)
- 其他 (10)
- 模拟电子 (8)
- 汇编语言 (8)
- 嵌入式/单片机编程 (6)
- 其他 (6)
- PCB相关 (5)
- DSP编程 (5)
- 其他嵌入式/单片机内容 (5)
- 教程资料 (4)
- 电源技术 (4)
- 电子书籍 (3)
- 文章/文档 (3)
- 系统设计方案 (3)
- 技术书籍 (2)
- 通信网络 (2)
- 嵌入式综合 (2)
- 串口编程 (2)
- 软件设计/软件工程 (2)
- 软件 (2)
- 手册 (2)
- 经验 (2)
- 其他文档 (1)
- ALTERA FPGA开发软件 (1)
- 教程资料 (1)
- ARM (1)
- C/C++语言编程 (1)
- 接口技术 (1)
- 嵌入式Linux (1)
- 人物传记/成功经验 (1)
- 中间件编程 (1)
- 文件格式 (1)
- RFID编程 (1)
- 微处理器开发 (1)
- 其他书籍 (1)
- Java编程 (1)
- 编译器/解释器 (1)
- MTK (1)
- 书籍源码 (1)
- uCOS (1)
- 电子元器件应用 (1)
- 无线通信 (1)
- 书籍 (1)
- 应用设计 (1)
- 源码 (1)
- 电路图 (1)
- 精品软件 (1)
VHDL/FPGA/Verilog PS/2通讯协议是一种双向同步串行通讯协议。通讯的两端通过Clock(时钟脚)同步
PS/2通讯协议是一种双向同步串行通讯协议。通讯的两端通过Clock(时钟脚)同步,并通过Data(数据脚)交换数据。任何一方如果想抑制另外一方通讯时,只需要把Clock(时钟脚)拉到低电平。一般两设备间传输数据的最大时钟频率是33kHz,大多数PS/2设备工作在10~20kHz。推荐值在15kHz ...
VHDL/FPGA/Verilog EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器
--- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。
UART 接收器
--- 串行数据帧和接收时钟是异步的,发送来的数据由逻 ...
汇编语言 本例载波频率为20KHz
本例载波频率为20KHz,或载波周期为50μs。DSP晶振10MHz,内部4倍频,时钟频率为40MHz,计数周期为25ns。假设调制波频率由外部输入(1~50Hz),并转换成合适的格式(本例为Q4格式)。调制系数M为0~0.9。死区时间1.6μs。最小删除脉宽3μs。
主程序的工作是根据输入的调制波频率计算N、2N和M值。 ...
单片机开发 采样法生成三相SPWM波的开环调速控制程序载波频率为20KHz
采样法生成三相SPWM波的开环调速控制程序载波频率为20KHz,或载波周期为50μs。DSP晶振10MHz,内部4倍频,时钟频率为40MHz,计数周期为25ns。假设调制波频率由外部输入(1~50Hz),并转换成合适的格式
学术论文 基于FPGA的OFDM基带系统研究.rar
近几年来,OFDM(Orthogonal Frequency Division Multiplexing)技术引起了人们的广泛注意,根据这项新技术,很多相关协议被提出来。其中WiMax(Wireless MetropolitanArea Networks)代表空中接口满足IEEE 802.16标准的宽带无线通信系统,IEEE标准在2004年定义了空中接口的物理层(PHY),即802.16d协议。该协议规定数据传输采用 ...
学术论文 FPGA内全数字延时锁相环的设计.rar
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目 ...
学术论文 基于FPGA数控精插补芯片的设计.rar
本文着重研究用现场可编程门阵列(FPGA)来开发设计精插补芯片。选用Altera公司的Cyclone系列的EP1C3T144C8芯片设计了逐点比较法,数字积分法和比较积分法三种经典插补算法,并对各种算法模块进行了仿真验证。又设计了三个算法选通信号,将三种算法模块综合成了一个整电路。 在完成了FPGA内部三种算法的实现后,设计以一个STC ...
学术论文 LDPC编码算法研究及其FPGA实现.rar
LDPC(Low Density Parity Check)码是一类可以用非常稀疏的校验矩阵或二分图定义的线性分组纠错码,最初由Gallager发现,故亦称Gallager码.它和著名Turbo码相似,具有逼近香农限的性能,几乎适用于所有信道,因此成为近年来信道编码界研究的热点。 LDPC码的奇偶校验矩阵呈现稀疏性,其译码复杂度与码长成线性关系,克服了分 ...
学术论文 快速傅立叶变换(FFT)的FPGA实现.rar
随着数字电子技术的发展,数字信号处理的理论和技术广泛的应用于通讯、语音处理、计算机和多媒体等领域。快速傅立叶变换(FFT)使离散傅立叶变换的运算时间缩短了几个数量级,在数字信号处理领域被广泛应用。FFT已经成为现代信号处理的重要手段之一。 现场可编程门阵列(FPGA)是近年来迅速发展起来的新型可编程器件。随着它的 ...
学术论文 二维DCT/IDCT处理核的FPGA设计与实现
离散余弦变换(DCT)及其反变换(IDCT)在图像编解码方面应用十分广泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等国际标准所采用。由于其计算量较大,软件实现往往难以满足实时处理的要求,因而在很多实际应用中需要采用硬件设计的DCT/IDCT处理电路来满足我们对处理速度的要求。本文所研究的内容就是针对图像处理应用的8 ...