搜索结果

找到约 7,631 项符合 时钟频率 的查询结果

ARM Cortex-M0 LPC1114功耗测试报告

由LPC1114芯片数据手册可得:芯片内部IRC精度±1%,作为主时钟可满足串口波特率对时钟精度的要求,而看门狗振荡器精度为±25%,误差较大不能满足串口对于时钟精度的要求。但是看门狗振荡器的功耗比内部RC振荡器的功耗低。因此设定以下2种测试方案:测试方法1:LPC1114进行A/D转换时使用看门狗振荡器作为主时钟源,时钟频率 ...
https://www.eeworm.com/dl/553/36643.html
下载: 120
查看: 1095

可编程逻辑 基于FPGA的DDS杂散分析及抑制方法

首先介绍了采用直接数字频率合成(DDS)技术的正弦信号发生器的基本原理和采用FPGA实现DDS信号发生器的基本方法,然后结合DDS的原理分析了采用DDS方法实现的正弦信号发生器的优缺点,其中重点分析了幅度量化杂散产生的误差及其原因,最后针对DDS原理上存在的幅度量化杂散,利用FPGA时钟频率可调的特点,重点提出了基于FPGA ...
https://www.eeworm.com/dl/kbcluoji/39212.html
下载: 120
查看: 1044

可编程逻辑 可重配置PLL使用手册

本文档主要是以Altera公司的Stratix II系列的FPGA器件为例,介绍了其内嵌的增强型可重配置PLL在不同的输入时钟频率之间的动态适应,其目的是通过提供PLL的重配置功能,使得不需要对FPGA进行重新编程就可以通过软件手段完成PLL的重新配置,以重新锁定和正常工作。 ...
https://www.eeworm.com/dl/kbcluoji/40277.html
下载: 27
查看: 1055

可编程逻辑 高速电路传输线效应分析与处理

随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有一大部分甚至超过100MHZ。目前约80% 的设计的时钟频率超过50MHz,将近50% 以上的设计主频超过120MHz,有20%甚至超过500M。当系统工作在50MHz时,将产生传输线效应和信号的完整性问题;而 ...
https://www.eeworm.com/dl/kbcluoji/40328.html
下载: 197
查看: 1034

可编程逻辑 基于GAL器件的步进电机控制器的研究与设计

基于GAL器件的步进电机控制器的研究与设计 采用GAL控制脉冲分配的逻辑设计 若采用集成电路芯片来实现三相六拍步进电机的 控制,所用器件较多! 电路一般比较复杂# 为了满足电机 转速的二分频! 在同一时钟频率控制下! 必须利用一个 3 型触发器! 通过; 参与组合逻辑来实现# 其逻辑电路 如图D 所示# ;H 为控制信号! ...
https://www.eeworm.com/dl/kbcluoji/40402.html
下载: 31
查看: 1061

可编程逻辑 DRAM内存模块的设计技术

第二部分:DRAM 内存模块的设计技术..............................................................143第一章 SDR 和DDR 内存的比较..........................................................................143第二章 内存模块的叠层设计......................................................................... ...
https://www.eeworm.com/dl/kbcluoji/40405.html
下载: 107
查看: 1034

可编程逻辑 Hyperlynx仿真应用:阻抗匹配

Hyperlynx仿真应用:阻抗匹配.下面以一个电路设计为例,简单介绍一下PCB仿真软件在设计中的使用。下面是一个DSP硬件电路部分元件位置关系(原理图和PCB使用PROTEL99SE设计),其中DRAM作为DSP的扩展Memory(64位宽度,低8bit还经过3245接到FLASH和其它芯片),DRAM时钟频率133M。因为频率较高,设计过程中我们需要考虑DRAM的数据 ...
https://www.eeworm.com/dl/kbcluoji/40436.html
下载: 46
查看: 1126

接口技术 全功能SPI接口的设计与实现

SPI(Serial Peripheral Interface,串行外围接口)是Motorola公司提出的外围接口协议,它采用一个串行、同步、全双工的通信方式,解决了微处理器和外设之间的串行通信问题,并且可以和多个外设直接通信,具有配置灵活,结构简单等优点。根据全功能SPI总线的特点,设计的SPI接口可以最大发送和接收16位数据;在主模式和从模 ...
https://www.eeworm.com/dl/511/42297.html
下载: 107
查看: 1053

VHDL/FPGA/Verilog 1、 利用FLEX10的片内RAM资源

1、 利用FLEX10的片内RAM资源,根据DDS原理,设计产生正弦信号的各功能模块和顶层原理图; 2、 利用实验板上的TLC7259转换器,将1中得到的正弦信号,通过D/A转换,通过ME5534滤波后在示波器上观察; 3、 输出波形要求: 在输入时钟频率为16KHz时,输出正弦波分辨率达到1Hz; 在输入时钟频率为4MHz时,输出正弦波分辨率达到2 ...
https://www.eeworm.com/dl/663/126679.html
下载: 123
查看: 1048

单片机开发 中音音符dou

中音音符dou,根据书上频率以及指令周期编写,时钟频率12m。比较easy。
https://www.eeworm.com/dl/648/131442.html
下载: 113
查看: 1059